电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AHC74D,112

产品描述触发器 DUAL D-TYPE FLIPFLOP
产品类别逻辑    逻辑   
文件大小756KB,共20页
制造商Nexperia
官网地址https://www.nexperia.com
标准
下载文档 详细参数 全文预览

74AHC74D,112概述

触发器 DUAL D-TYPE FLIPFLOP

74AHC74D,112规格参数

参数名称属性值
Brand NameNexperia
是否Rohs认证符合
厂商名称Nexperia
零件包装代码SOIC
包装说明SOP,
针数14
制造商包装代码SOT108-1
Reach Compliance Codecompliant
Samacsys Description74AHC(T)74 - Dual D-type flip-flop with set and reset; positive-edge trigger@en-us
系列AHC
JESD-30 代码R-PDSO-G14
JESD-609代码e4
长度8.65 mm
逻辑集成电路类型D FLIP-FLOP
湿度敏感等级1
位数1
功能数量2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性COMPLEMENTARY
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
传播延迟(tpd)19.5 ns
认证状态Not Qualified
座面最大高度1.75 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)2 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
触发器类型POSITIVE EDGE
宽度3.9 mm
最小 fmax110 MHz

文档预览

下载PDF文档
74AHC74; 74AHCT74
Dual D-type flip-flop with set and reset; positive-edge trigger
Rev. 7 — 21 April 2015
Product data sheet
1. General description
The 74AHC74; 74AHCT74 is a high-speed Si-gate CMOS device and is pin compatible
with Low-Power Schottky TTL (LSTTL). It is specified in compliance with JEDEC standard
No. 7-A.
The 74AHC74; 74AHCT74 is a dual positive-edge triggered, D-type flip-flop with individual
data inputs (D), clock inputs (CP), set inputs (SD) and reset inputs (RD). It also has
complementary outputs (Q and Q).
The set and reset are asynchronous active LOW inputs that operate independent of the
clock input. Information on the data input is transferred to the Q output on the LOW to
HIGH transition of the clock pulse. The data inputs must be stable one set-up time prior to
the LOW to HIGH clock transition for predictable operation.
Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock
rise and fall times.
2. Features and benefits
Balanced propagation delays
All inputs have Schmitt-trigger actions
Inputs accept voltages higher than V
CC
Input levels:
For 74AHC74: CMOS level
For 74AHCT74: TTL level
ESD protection:
HBM EIA/JESD22-A114E exceeds 2000 V
MM EIA/JESD22-A115-A exceeds 200 V
CDM EIA/JESD22-C101C exceeds 1000 V
Multiple package options
Specified from
40 C
to +85
C
and from
40 C
to +125
C
关于PWM调光技术
本帖最后由 qwqwqw2088 于 2015-10-27 00:00 编辑 无论LED是经由降压、升压、降压/升压或线性稳压器驱动,连接每一个驱动电路最常见的线程就是须要控制光的输出。现今仅有很少数的应用只需要 ......
qwqwqw2088 模拟与混合信号
FPGA验证
FPGA原型验证 • PCI Express(4通道) 总线逻辑验证系统,支持2至4片 Altera Stratix3/Stratix4 FPGA -EP3SL200/340 -4, -3, -2 (由低到最高) -EP4SE530/820 -4, -3, -2 (由 ......
zx_lx FPGA/CPLD
HDTV的完整音视频解决方案
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 HDTV的完整音视频解决方案 音频解决方案 然而,在当今倡导节能的时代,各国政府都在不断颁布新的政策,进一步严格规定待机功耗与消费类 ......
maker 消费电子
芯片资料查询
有没有哪位大神知道带IC芯片中文资料的网站!求助 ...
自由达人 PCB设计
辽宁省电赛获奖作品——灭火飞行器
1 系统方案1.1 主控的论证与选择方案二:采用STM32单片机,该单片机具有模拟、通信、定时和控制外设,功能丰富,但是其用于运动控制相关功能不如竞赛官方提供的单片机强。综合比较以上两种方 ......
sigma 电子竞赛
linux驱动程序如何自动创建节点
将驱动程序加进内核编译,然后烧录到板子上,发现不能自动创建节点,需要手动输入 mknod 命令。 请教!如何操作能够使内核自动创建设备节点。...
keye200 Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 70  1048  2061  2896  2924  2  22  42  59  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved