电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

FX11A-100S-SV(21)

产品描述板对板与夹层连接器 11P STRT SMT RECEPT W/ POST .5MM PITCH
产品类别连接器    连接器   
文件大小717KB,共17页
制造商Hirose
官网地址http://www.hirose-connectors.com/
下载文档 详细参数 全文预览

FX11A-100S-SV(21)概述

板对板与夹层连接器 11P STRT SMT RECEPT W/ POST .5MM PITCH

FX11A-100S-SV(21)规格参数

参数名称属性值
是否Rohs认证不符合
Reach Compliance Codeunknown
ECCN代码EAR99
板上安装选件PEG
主体宽度0.207 inch
主体深度0.107 inch
主体长度1.26 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD STACKING CONNECTOR
联系完成配合AU
触点材料PHOSPHOR BRONZE
触点模式RECTANGULAR
触点电阻70 mΩ
触点样式BELLOWED TYPE
耐用性50 Cycles
绝缘电阻100000000 Ω
绝缘体颜色BEIGE
绝缘体材料LIQUID CRYSTAL POLYMER (LCP)
制造商序列号FX11A-100S-SV(21)
插接触点节距0.02 inch
安装选项1LOCKING
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数2
装载的行数2
最高工作温度85 °C
最低工作温度-55 °C
PCB接触模式RECTANGULAR
PCB触点行间距5.6896 mm
电镀厚度4u inch
极化密钥POLARIZED HOUSING
额定电流(信号)0.3 A
参考标准UL
可靠性COMMERCIAL
端子节距0.508 mm
端接类型SURFACE MOUNT
触点总数100
Base Number Matches1
MSP430F5529 ADC参考
1.ADC12_A初始化参数typedef struct ADC_MemMap{union{uint16_t CTL0;struct{uint16_t SC :1; /* ADC12 Start Conversion */uint16_t ENC :1; /* ADC12 Enable Conversion */uint16_t TOVIE :1; /* ADC12 Timer Overflow ...
fish001 微控制器 MCU
ce软键盘问题
我用evc4.0写了一个软键盘程序,是基于对话框的,单击按钮模拟按键消息keybd_event,在模拟器上调试一切正常,可拿到2440板子上一试问题就出现了,我的程序A需要输入,可点击软键盘,模拟字符输出a-z,正常应该是两个keydown和keyup,可程序A只接收到一个消息,所以编辑框里没有接收到字符。还有一个问题,模拟数字键,对应的键值是VK_NUMPAD0- VK_NUMPAD9,可在程序...
shyhard 嵌入式系统
07年上半年题目第四题及答案在此
[table=95%][tr][td]由于时间关系就完全不翻译了。讲的是如何利用已知的参数,估算器件的能量损耗,根据能量损耗再估算器件的寿命。通过这个题目可以理解到,即使在电流平均值不变的情况下,电流纹波对于寿命影响也很大。从题目中还能看出,器件寿命很大程度上由张缩幅度决定。[/td][/tr][/table]...
windy1987 模拟电子
对于具有过流保护,自恢复功能的led电路的问题?
有8个LED灯,限流是370mA。我是把电流一下降到只有1个LED都不会过流的电压好,还是慢慢的把电压降下来好????????????...
huangyiqian1000 电源技术
本周将开展PYB nano开发板的活动
[i=s] 本帖最后由 dcexpert 于 2016-10-17 21:26 编辑 [/i]这周将开展PYB nano开发板的活动,具体形式这两天就会确定下来,请大家关注。活动已经开始,大家参考下面的帖子:[url=https://bbs.eeworld.com.cn/thread-502748-1-1.html][color=#ff0000]PYB Nano 开发板包邮团购活动开始了[/colo...
dcexpert MicroPython开源版块
关于DSP+FPGA系统 时钟问题
我做的一个基于DSP的系统中,DSP做主处理器,控制着整个系统,包括信号处理,整体调度等;选择了一块Xilinx的FPGA做FIFO UART和系统的逻辑控制和译码。DSP的时钟输入为15MHz,经过内部的PLL倍频为较高频率,FPGA需要25M或一下的时钟输入。我的问题是DSP和FPGA的时钟信号如何产生?1.是不是可以用同一块有源晶振?如果可以是否影响时钟信号的质量?2.如果分别用一块晶振的话...
ATT001 DSP 与 ARM 处理器

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 362  597  1217  1361  1556 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved