电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC2G00GM,125

产品描述逻辑门 3.3V DUAL 2-NPT NAND
产品类别逻辑    逻辑   
文件大小250KB,共22页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 选型对比 全文预览

74LVC2G00GM,125概述

逻辑门 3.3V DUAL 2-NPT NAND

74LVC2G00GM,125规格参数

参数名称属性值
Brand NameNexperia
厂商名称Nexperia
零件包装代码QFN
包装说明VBCC,
针数8
制造商包装代码SOT902-2
Reach Compliance Codecompliant
Samacsys Description74LVC2G00 - Dual 2-input NAND gate@en-us
系列LVC/LCX/Z
JESD-30 代码S-PBCC-B8
JESD-609代码e4
长度1.6 mm
逻辑集成电路类型NAND GATE
湿度敏感等级1
功能数量2
输入次数2
端子数量8
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码VBCC
封装形状SQUARE
封装形式CHIP CARRIER, VERY THIN PROFILE
峰值回流温度(摄氏度)260
传播延迟(tpd)10.8 ns
认证状态Not Qualified
座面最大高度0.5 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.65 V
标称供电电压 (Vsup)2.3 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式BUTT
端子节距0.5 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度1.6 mm
Base Number Matches1

文档预览

下载PDF文档
74LVC2G00
Rev. 15 — 3 July 2017
Dual 2-input NAND gate
Product data sheet
1
General description
The 74LVC2G00 provides a 2-input NAND gate function.
Inputs can be driven from either 3.3 V or 5 V devices. This feature allows the use of
these devices as translators in a mixed 3.3 V and 5 V environment.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing the damaging backflow current through the
device when it is powered down.
2
Features and benefits
Wide supply voltage range from 1.65 V to 5.5 V
5 V tolerant outputs for interfacing with 5 V logic
High noise immunity
±24 mA output drive (V
CC
= 3.0 V)
CMOS low power consumption
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8-B/JESD36 (2.7 V to 3.6 V)
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
ESD protection:
HBM JESD22-A114F exceeds 2 000 V
MM JESD22-A115-A exceeds 200 V
Multiple package options
Specified from -40 °C to +85 °C and -40 °C to +125 °C
3
Ordering information
Package
Temperature
range
Name
Description
Version
SOT505-2
SOT765-1
Table 1. Ordering information
Type number
74LVC2G00DP
74LVC2G00DC
-40 °C to +125 °C
-40 °C to +125 °C
TSSOP8 plastic thin shrink small outline package; 8 leads;
body width 3 mm; lead length 0.5 mm
VSSOP8 plastic very thin shrink small outline package; 8 leads;
body width 2.3 mm

74LVC2G00GM,125相似产品对比

74LVC2G00GM,125 74LVC2G00GN,115
描述 逻辑门 3.3V DUAL 2-NPT NAND 逻辑门 Dual 2-input NAND gate
Brand Name Nexperia Nexperia
厂商名称 Nexperia Nexperia
零件包装代码 QFN SON
包装说明 VBCC, SON,
针数 8 8
制造商包装代码 SOT902-2 SOT1116
Reach Compliance Code compliant compliant
Samacsys Description 74LVC2G00 - Dual 2-input NAND gate@en-us 74LVC2G00 - Dual 2-input NAND gate@en-us
系列 LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 S-PBCC-B8 R-PDSO-N8
JESD-609代码 e4 e3
长度 1.6 mm 1.2 mm
逻辑集成电路类型 NAND GATE NAND GATE
湿度敏感等级 1 1
功能数量 2 2
输入次数 2 2
端子数量 8 8
最高工作温度 125 °C 125 °C
最低工作温度 -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 VBCC SON
封装形状 SQUARE RECTANGULAR
封装形式 CHIP CARRIER, VERY THIN PROFILE SMALL OUTLINE
传播延迟(tpd) 10.8 ns 10.8 ns
座面最大高度 0.5 mm 0.35 mm
最大供电电压 (Vsup) 5.5 V 5.5 V
最小供电电压 (Vsup) 1.65 V 1.65 V
标称供电电压 (Vsup) 2.3 V 3.3 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) Tin (Sn)
端子形式 BUTT NO LEAD
端子节距 0.5 mm 0.3 mm
端子位置 BOTTOM DUAL
宽度 1.6 mm 1 mm
Base Number Matches 1 1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 735  388  1401  1859  2553  28  19  36  9  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved