电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT5V9888PFGI8

产品描述Clock Generator, 500MHz, PQFP32, GREEN, TQFP-32
产品类别微控制器和处理器    时钟发生器   
文件大小354KB,共37页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 选型对比 全文预览 文档解析

IDT5V9888PFGI8概述

Clock Generator, 500MHz, PQFP32, GREEN, TQFP-32

IDT5V9888PFGI8规格参数

参数名称属性值
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码QFP
包装说明GREEN, TQFP-32
针数32
Reach Compliance Codeunknown
ECCN代码EAR99
Is SamacsysN
JESD-30 代码S-PQFP-G32
JESD-609代码e3
长度7 mm
湿度敏感等级3
端子数量32
最高工作温度85 °C
最低工作温度-40 °C
最大输出时钟频率500 MHz
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装等效代码QFP32,.35SQ,32
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE
峰值回流温度(摄氏度)260
电源3.3 V
主时钟/晶体标称频率400 MHz
认证状态Not Qualified
座面最大高度1.6 mm
最大压摆率12 mA
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.8 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度7 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档解析

IDT5V9888 可编程时钟发生器采用三个内部 PLL 架构,每个 PLL 可独立配置,实现多频率生成能力。输入参考时钟可来自晶体或外部源,频率 8MHz 至 50MHz,或直接输入高达 400MHz;输出通过 10 位后分频器扩展至 4.9kHz 至 500MHz。设备支持冗余时钟输入,带无毛刺切换功能,并集成损失锁定检测电路,增强系统稳定性。核心特性包括可编程环路带宽设置,允许用户调整 PLL 响应以最小化抖动或最大化抖动衰减。 技术细节涵盖扩频生成和分数分频功能,其中两个 PLL 支持可编程扩频参数如调制频率和幅度,减少 EMI 影响。输出接口包括 LVTTL、LVPECL 和 LVDS 标准,每个组可独立控制转换率和输出状态。内部 EEPROM 存储配置,避免上电重编程;掉电模式可关闭输出以节省功耗。接口方面,JTAG 和 I2C 提供灵活的编程选项,支持手动频率控制模式快速切换配置。 针对通信和网络设备,该设备提供高精度时钟管理,适用于数据中心和电信基础设施。封装选项包括 TQFP 和 VFQFPN,确保兼容多种硬件设计需求,提升整体系统性能。IDT5V9888 时钟发生器提供多输出灵活性,输出组支持 LVTTL、LVPECL 和 LVDS 标准,频率范围 4.9kHz 至 500MHz。设备核心为三个独立 PLL,每个可编程为不同频率,输入源包括晶体(8MHz-50MHz)或外部时钟(1MHz-400MHz)。冗余输入支持无毛刺切换,增强可用性。内部 EEPROM 存储配置,避免重复编程;掉电模式可禁用输出以降低功耗。 技术特性包括每个 PLL 的 8 位预分频器和 12 位反馈分频器,支持分数分频和扩频调制。输出部分集成 10 位后分频器,每个组可独立设置使能状态、反相和转换率。可编程环路参数(如电阻和电容)允许调整 PLL 带宽,适应抖动敏感应用。接口方面,JTAG 和 I2C 提供编程控制,支持边界扫描和实时配置更新。损失锁定检测机制监控 PLL 状态,提升系统鲁棒性。 设计用于网络设备和消费电子产品,其工业温度范围(-40°C 至 +85°C)和 3.3V 操作确保环境适应性。封装选项为 TQFP 和 VFQFPN,便于集成到各种硬件平台,优化时钟分配效率。

文档预览

下载PDF文档
IDT5V9888
3.3V EEPROM PROGRAMMABLE CLOCK GENERATOR
INDUSTRIAL TEMPERATURE RANGE
3.3V EEPROM
PROGRAMMABLE CLOCK
GENERATOR
FEATURES:
Three internal PLLs
Internal non-volatile EEPROM
JTAG and FAST mode I
2
C serial interfaces
Input Frequency Ranges: 1MHz to 400MHz
Output Frequency Ranges: 4.9kHz to 500MHz
Reference Crystal Input with programmable oscillator gain and
programmable linear load capacitance
Crystal Frequency Range: 8MHz to 50MHz
Each PLL has an 8-bit pre-scaler and a 12-bit feedback-divider
10-bit post-divider blocks
Fractional Dividers
Two of the PLLs support Spread Spectrum Generation
capability
I/O Standards:
Outputs - 3.3V LVTTL/ LVCMOS, LVPECL, and LVDS
Inputs - 3.3V LVTTL/ LVCMOS
Programmable Slew Rate Control
Programmable Loop Bandwidth Settings
Programmable output inversion to reduce bimodal jitter
Redundant clock inputs with glitchless auto and manual
switchover options
JTAG Boundary Scan
Individual output enable/disable
Power-down mode
3.3V V
DD
Available in TQFP and VFQFPN packages
IDT5V9888
ADVANCE
INFORMATION
The IDT5V9888 is a programmable clock generator intended for high
performance data-communications, telecommunications, consumer, and
networking applications. There are three internal PLLs, each individually
programmable, allowing for three unique non-integer-related frequencies.
The frequencies are generated from a single reference clock. The
reference clock can come from one of the two redundant clock inputs. A
glitchless automatic or manual switchover function allows any one of the
redundant clocks to be selected during normal operation.
The IDT5V9888 can be programmed through the use of the I
2
C or JTAG
interfaces. The programming interface enables the device to be pro-
grammed when it is in normal operation or what is commonly known as in-
system programmable. An internal EEPROM allows the user to save and
restore the configuration of the device without having to reprogram it on
power-up. JTAG boundary scan is also implemented.
Each of the three PLLs has an 8-bit pre-scaler and a 12-bit feedback
divider. This allows the user to generate three unique non-integer-related
frequencies. The PLL loop bandwidth is programmable to allow the user
to tailor the PLL response to the application. For instance, the user can tune
the PLL parameters to minimize jitter generation or to maximize jitter
attenuation. Spread spectrum generation and fractional divides are
allowed on two of the PLLs.
There are 10-bit post dividers on five of the six output banks. Two of the
six output banks are configurable to be LVTTL, LVPECL, or LVDS. The
other four output banks are LVTTL. The outputs are connected to the PLLs
via the switch matrix. The switch matrix allows the user to route the PLL
outputs to any output bank. This feature can be used to simplify and optimize
the board layout. In addition, each output's slew rate and enable/disable
function can be programmed.
DESCRIPTION:
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
INDUSTRIAL TEMPERATURE RANGE
c
2006
Integrated Device Technology, Inc.
AUGUST 2006
1
DSC 7044/8

IDT5V9888PFGI8相似产品对比

IDT5V9888PFGI8 5V9888NLGI8
描述 Clock Generator, 500MHz, PQFP32, GREEN, TQFP-32 Clock Generator, 500MHz, PQCC28, GREEN, PLASTIC, VFQFPN-28
是否Rohs认证 符合 符合
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology)
零件包装代码 QFP QFN
包装说明 GREEN, TQFP-32 GREEN, PLASTIC, VFQFPN-28
针数 32 28
Reach Compliance Code unknown unknown
ECCN代码 EAR99 EAR99
JESD-30 代码 S-PQFP-G32 S-PQCC-N28
JESD-609代码 e3 e3
长度 7 mm 7 mm
湿度敏感等级 3 1
端子数量 32 28
最高工作温度 85 °C 85 °C
最低工作温度 -40 °C -40 °C
最大输出时钟频率 500 MHz 500 MHz
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 LQFP VQCCN
封装等效代码 QFP32,.35SQ,32 LCC28,.24SQ,25
封装形状 SQUARE SQUARE
封装形式 FLATPACK, LOW PROFILE CHIP CARRIER, VERY THIN PROFILE
峰值回流温度(摄氏度) 260 260
电源 3.3 V 3.3 V
主时钟/晶体标称频率 400 MHz 400 MHz
认证状态 Not Qualified Not Qualified
座面最大高度 1.6 mm 1 mm
最大压摆率 12 mA 12 mA
最大供电电压 3.6 V 3.6 V
最小供电电压 3 V 3 V
标称供电电压 3.3 V 3.3 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL
端子面层 Matte Tin (Sn) - annealed Matte Tin (Sn) - annealed
端子形式 GULL WING NO LEAD
端子节距 0.8 mm 0.65 mm
端子位置 QUAD QUAD
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED
宽度 7 mm 7 mm
uPs/uCs/外围集成电路类型 CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER
Base Number Matches 1 1
【深圳】招聘研发工程师
职位描述:诚聘导热界面材料研发类工程师,要求有在业内领先导热材料公司工作经历,能独挡一面。有丰富的相关工作经验! 工作地址:深圳市宝安区观澜镇桂花路庙溪工业区 深圳市傲川 ......
ren9058 求职招聘
过压过流过温检测电路
某电源模块输入电压24VDC (变化范围20~26V),额定输出电压电流为12VDC/50A,现为其设计输出过压、过流及某器件过温告警电路,要求如下:当输出电压达到18V时过压告警(红灯亮),当输出电压降低到15 ......
洗洗睡 模拟电子
DM642视频采集与回放 程序基本框架
void tskVideoLoopback(){ //设置显示的行数 numLinesDis = EVMDM642_vDisParamsChan.imgVSizeFld1; //设置采集的行数numLinesCap = EVMDM642_vCapParamsChan.fldYStop1 – EVMDM6 ......
Aguilera DSP 与 ARM 处理器
谁用过samsung 6410中的2D、JPEG加速?
我现在用的AU1250,现在读取大的图片和显示都比较慢,例如一张800*480的jpeg图片,读取图片大约150毫秒左右,显示图片在130-240毫秒左右。 在网上查的Samsung 6410有2D加速和jpeg硬加速,不知道 ......
ldmark 嵌入式系统
请教:拔号连接、断开连接的代码在哪里?
我的平台上连着USB 3G上网卡,想达到这样的效果: 1. 点击“我的连接”时,就启动USB电源;稍等一会点“连接”就可以拔号了 2. 点“断开连接”时,就断开USB电源 不知修改哪里的代码,电源 ......
allanfy 嵌入式系统
招聘:助理光学工程师、助理电子工程师、助理CAE工程师、助理结构工程师
招聘:助理光学工程师(3)名、本科、工作经验1年以上 1. 了解汽车行业标准,熟悉电子类产品的标准,熟悉车灯的结构制造; 2.具有良好的沟通能力;; 3. 能熟练操作CAD、Altium、STM系 ......
解优人才网 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2428  1439  1085  857  2215  3  57  45  12  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved