电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AUP2G08GS,115

产品描述逻辑门 AND 4.6 V 20 mA
产品类别逻辑    逻辑   
文件大小254KB,共23页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 选型对比 全文预览

74AUP2G08GS,115概述

逻辑门 AND 4.6 V 20 mA

74AUP2G08GS,115规格参数

参数名称属性值
Brand NameNexperia
厂商名称Nexperia
零件包装代码SON
包装说明VSON,
针数8
制造商包装代码SOT1203
Reach Compliance Codecompliant
Samacsys Description74AUP2G08 - Low-power dual 2-input AND gate@en-us
系列AUP/ULP/V
JESD-30 代码R-PDSO-N8
JESD-609代码e3
长度1.35 mm
逻辑集成电路类型AND GATE
湿度敏感等级1
功能数量2
输入次数2
端子数量8
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码VSON
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE
传播延迟(tpd)24 ns
座面最大高度0.35 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)0.8 V
标称供电电压 (Vsup)1.1 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin (Sn)
端子形式NO LEAD
端子节距0.35 mm
端子位置DUAL
宽度1 mm

文档预览

下载PDF文档
74AUP2G08
Rev. 9 — 3 July 2017
Low-power dual 2-input AND gate
Product data sheet
1
General description
The 74AUP2G08 provides the dual 2-input AND function.
Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall
times across the entire V
CC
range from 0.8 V to 3.6 V.
This device ensures a very low static and dynamic power consumption across the entire
V
CC
range from 0.8 V to 3.6 V.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing a damaging backflow current through the device
when it is powered down.
2
Features and benefits
Wide supply voltage range from 0.8 V to 3.6 V
High noise immunity
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F Class 3A exceeds 5000 V
MM JESD22-A115-A exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Low static power consumption; I
CC
= 0.9 μA (maximum)
Latch-up performance exceeds 100 mA per JESD78 Class II
Inputs accept voltages up to 3.6 V
Low noise overshoot and undershoot < 10 % of V
CC
I
OFF
circuitry provides partial power-down mode operation
Multiple package options
Specified from -40 °C to +85 °C and -40 °C to +125 °C

74AUP2G08GS,115相似产品对比

74AUP2G08GS,115 74AUP2G08GF,115
描述 逻辑门 AND 4.6 V 20 mA 逻辑门 Low-Power dual 2-input AND gate
Brand Name Nexperia Nexperia
厂商名称 Nexperia Nexperia
零件包装代码 SON SON
包装说明 VSON, VSON,
针数 8 8
制造商包装代码 SOT1203 SOT1089
Reach Compliance Code compliant compliant
Samacsys Description 74AUP2G08 - Low-power dual 2-input AND gate@en-us 74AUP2G08 - Low-power dual 2-input AND gate@en-us
系列 AUP/ULP/V AUP/ULP/V
JESD-30 代码 R-PDSO-N8 R-PDSO-N8
JESD-609代码 e3 e3
长度 1.35 mm 1.35 mm
逻辑集成电路类型 AND GATE AND GATE
湿度敏感等级 1 1
功能数量 2 2
输入次数 2 2
端子数量 8 8
最高工作温度 125 °C 125 °C
最低工作温度 -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 VSON VSON
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, VERY THIN PROFILE SMALL OUTLINE, VERY THIN PROFILE
传播延迟(tpd) 24 ns 24 ns
座面最大高度 0.35 mm 0.5 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 0.8 V 0.8 V
标称供电电压 (Vsup) 1.1 V 1.1 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE
端子面层 Tin (Sn) Tin (Sn)
端子形式 NO LEAD NO LEAD
端子节距 0.35 mm 0.5 mm
端子位置 DUAL DUAL
宽度 1 mm 1 mm

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1325  547  2293  355  21  54  46  16  25  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved