电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5340B-D08739-GMR

产品描述时钟发生器及支持产品 Ultra low-jitter, 4-output, any-frequency (< 350 MHz), any output clock generator
产品类别半导体    时钟和计时器IC    时钟发生器及支持产品   
文件大小5MB,共54页
制造商Silicon Labs(芯科实验室)
官网地址https://www.silabs.com
下载文档 详细参数 全文预览

SI5340B-D08739-GMR在线购买

供应商 器件名称 价格 最低购买 库存  
SI5340B-D08739-GMR - - 点击查看 点击购买

SI5340B-D08739-GMR概述

时钟发生器及支持产品 Ultra low-jitter, 4-output, any-frequency (< 350 MHz), any output clock generator

SI5340B-D08739-GMR规格参数

参数名称属性值
厂商名称Silicon Labs(芯科实验室)
产品种类时钟发生器及支持产品
系列Si5340
封装Reel

文档预览

下载PDF文档
Si5341/40 Rev D Data Sheet
Low-Jitter, 10 or 4-Output, Any-Frequency, Any-Output Clock
Generator
The any-frequency, any-output Si5341/40 clock generators combine a wide-band PLL
with proprietary MultiSynth
fractional synthesizer technology to offer a versatile and
high performance clock generator platform. This highly flexible architecture is capable
of synthesizing a wide range of integer and non-integer related frequencies up to 1
GHz on 10 differential clock outputs while delivering sub-100 fs rms phase jitter per-
formance with 0 ppm error. Each of the clock outputs can be assigned its own format
and output voltage enabling the Si5341/40 to replace multiple clock ICs and oscillators
with a single device making it a true "clock tree on a chip."
The Si5341/40 can be quickly and easily configured using ClockBuilderPro software.
Custom part numbers are automatically assigned using a
ClockBuilder Pro
for fast,
free, and easy factory pre-programming or the Si5341/40 can be programmed via I2C
and SPI serial interfaces.
KEY FEATURES
• Generates any combination of output
frequencies from any input frequency
• Ultra-low jitter of 90 fs rms
• Input frequency range:
• External crystal: 25 to 54 MHz
• Differential clock: 10 to 750 MHz
• LVCMOS clock: 10 to 250 MHz
• Output frequency range:
• Differential: 100 Hz to 1028 MHz
• LVCMOS: 100 Hz to 250 MHz
• Highly configurable outputs compatible with
LVDS, LVPECL, LVCMOS, CML, and HCSL
with programmable signal amplitude
• Si5341: 4 input, 10 output, 64-QFN 9x9 mm
• Si5340: 4 input, 4 output, 44-QFN 7x7 mm
Applications:
• Clock tree generation replacing XOs, buffers, signal format translators
• Any-frequency clock translation
• Clocking for FPGAs, processors, memory
• Ethernet switches/routers
• OTN framers/mappers/processors
• Test equipment and instrumentation
• Broadcast video
25-54 MHz XTAL
XA
4 Input
Clocks
IN0
IN1
IN2
OSC
÷INT
÷INT
÷INT
PLL
XB
MultiSynth
MultiSynth
MultiSynth
MultiSynth
MultiSynth
÷INT
÷INT
÷INT
÷INT
÷INT
÷INT
Zero Delay
OUT0
OUT1
Si5340
Up to 10
Output Clocks
OUT2
OUT3
OUT4
OUT5
OUT6
OUT7
Si5341
OUT8
OUT9
FB_IN
Status Flags
I2C / SPI
÷INT
Status Monitor
Control
NVM
÷INT
÷INT
÷INT
÷INT
silabs.com
| Smart. Connected. Energy-friendly.
Rev. 1.0
TIStellaris图形库触摸屏事件响应问题求助大神
在button响应函数中我想添加控制灯闪的功能,不知为什么执行不下去!...
爱的守护lpt ARM技术
在DSP_6748上移植OpenCV
EMCV全称为EmbeddedComputer Vision Library,是一个可在TI C6000系列DSP上运行的计算机视觉库。EMCV提供了跟OpenCV完全一致的函数接口,通过EMCV,你可以轻松的将你的OpenCV算法移植到DSP,甚 ......
fish001 DSP 与 ARM 处理器
紧急求助是什么错误
请高手帮我看看错误在哪里?...
guqiang911 51单片机
你用什么编译LPPC810 ?
我打开IAR,建立工程,在器件选择上,找了半天也没有找到这个LPC810, -----IAR V6.4 只有自己做SCF文件了 大家都用什么作编译器呢?...
dontium NXP MCU
关于vhdl的testbench问题的请教
怎么给一个模块写testbench,模块下还有子模块,在testbench中已经例化映射了,也添加了激励,但是仿真的信号就是没有值;但是把模块中的源代码copy到testbench中,在模块中的仿真信号就会有值 ......
刘123 FPGA/CPLD
电容传感器的原理及应用
述了在测量与长度有关的力学量所采用的各类电容传感器的工作原理和分析方法 介绍了他们在测量技( !术中的具体应用 对差动式电容传感器测量精度和降低测量误差做出定量分析! )...
frozenviolet 分立器件

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1981  2660  1121  1418  1332  40  54  23  29  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved