电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI533SC00100DG

产品描述DUAL FREQUENCY CRYSTAL OSCILLATOR (XO) (10 MHZ TO 1.4 GHZ)
文件大小206KB,共12页
制造商SILABS
官网地址http://www.silabs.com
下载文档 全文预览

SI533SC00100DG概述

DUAL FREQUENCY CRYSTAL OSCILLATOR (XO) (10 MHZ TO 1.4 GHZ)

文档预览

下载PDF文档
Si533
R
EVISION
D
D
U A L
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO )
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
2 selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Pin 1 output enable (OE)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Applications
SONET/SDH
Networking
SD/HD video
Clock and data recovery
FPGA/ASIC clock generation
Ordering Information:
See page 7.
Description
The Si533 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si533
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO, where a different crystal is
required for each output frequency, the Si533 uses one fixed crystal to
provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si533 IC based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
OE
FS
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
LVDS/LVPECL/CML
Functional Block Diagram
V
DD
CLK– CLK+
OE
FS
1
2
3
CMOS
6
5
4
V
DD
NC
CLK+
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL®
Clock
Synthesis
GND
OE
FS
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si533
有技术参数,无解!!求助
附件为开关电源的技术参数,望高人指点。。。 本帖最后由 xclfang 于 2011-8-29 15:58 编辑 ]...
xclfang 电源技术
电阻式的电路,以及恒流IC电路的发热区别
有一个疑问一直,比如驱动同样的LED ,功率是一样的,那么用电阻来控制LED的电流的电路,还有用恒流芯片来控制的电路,这两种电路哪种发热量会比较大呢?这里面有效率的问题吗?来个大佬说明一 ......
小太阳yy LED专区
大家学模电看的是那些书呢?
学模电已经很久了,看的都是学校的教材,感觉不甚了了,虽然考试分很高,但是感觉真正做电路还是很棘手,对原理的应用很模糊,不知道大家学模电是,看的都是那些书呢,大家交流一下吧~~...
silentstorm321f 模拟电子
请问各位 用编码器给TimerA提供外部时钟可以吗?会不会损伤芯片?
由于G2553没有脉冲累加器 我将P1.0设置成了TAclk功能 接到了光电编码器上 这样就将TimerA0变成了一个脉冲累加器 为了消抖我还在P1.0与地之间并联了一个104的电容 实际试验是没问题的可 ......
xxd_9980 微控制器 MCU
EEWORLD大学堂----通过Altera新的存储器控制器IP提高系统性能
通过Altera新的存储器控制器IP提高系统性能:https://training.eeworld.com.cn/course/2080时序和信令是外部存储器设计的关键因素。Altera新的存储器控制器和UniPHY实现了更高的时钟数据速率, ......
chenyy FPGA/CPLD
如何在PCB设计中加强防干扰能力
  印制电路板(PCB)是电子产品中电路元件和器件的支撑件。它提供电路元件和器件之间的电气连接。随着电子技术的飞速发展,PCB的密度越来越高。PCB设计的好坏对抗干扰能力影响很大。实践证明, ......
ESD技术咨询 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2201  2029  1630  2037  999  52  43  55  29  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved