电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8305AGLFT-TEJ

产品描述IC CLK BUFFER 2:4 350MHZ 16TSSOP
产品类别半导体    模拟混合信号IC   
文件大小414KB,共17页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
标准
下载文档 详细参数 选型对比 全文预览

8305AGLFT-TEJ概述

IC CLK BUFFER 2:4 350MHZ 16TSSOP

8305AGLFT-TEJ规格参数

参数名称属性值
类型扇出缓冲器(分配),多路复用器
电路数1
比率 - 输入:输出2:4
差分 - 输入:输出是/无
输入HCSL,LVCMOS,LVDS,LVHSTL,LVPECL,LVTTL,SSTL
输出LVCMOS,LVTTL
频率 - 最大值350MHz
电压 - 电源3.135 V ~ 3.465 V
工作温度0°C ~ 70°C
安装类型表面贴装
封装/外壳16-TSSOP(0.173",4.40mm 宽)
供应商器件封装16-TSSOP

文档预览

下载PDF文档
Low Skew, 1-to-4 Multiplexed Differential/
LVCMOS-to-LVCMOS/LVTTL Fanout Buffer
ICS8305
DATA SHEET
General Description
The ICS8305 is a low skew, 1-to-4, Differential/ LVCMOS-to-
LVCMOS/LVTTL Fanout Buffer. The ICS8305 has selectable clock
inputs that accept either differential or single ended input levels. The
clock enable is internally synchronized to eliminate runt pulses on
the outputs during asynchronous assertion/deassertion of the clock
enable pin. Outputs are forced LOW when the clock is disabled. A
separate output enable pin controls whether the outputs are in the
active or high impedance state.
Guaranteed output and part-to-part skew characteristics make the
ICS8305 ideal for those applications demanding well defined
performance and repeatability.
Features
Four LVCMOS / LVTTL outputs, 7
output impedance
Selectable differential or LVCMOS / LVTTL clock inputs
CLK, nCLK pair can accept the following differential input levels:
LVPECL, LVDS, LVHSTL, HCSL, SSTL
LVCMOS_CLK supports the following input types: LVCMOS,
LVTTL
Maximum output frequency: 350MHz
Output skew: 35ps (maximum)
Part-to-part skew: 700ps (maximum)
Additive phase jitter, RMS: 0.04ps (typical)
Power supply modes:
Core/Output
3.3V/3.3V
3.3V/2.5V
3.3V/1.8V
3.3V/1.5V
0°C to 70°C ambient operating temperature
Available in lead-free (RoHS 6) package
Block Diagram
CLK_EN
Pullup
D
Q
LE
LVCMOS_CLK
Pulldown
CLK
Pulldown
nCLK
Pullup/
Pulldown
Pin Assignment
GND
OE
V
DD
CLK_EN
CLK
nCLK
CLK_SEL
LVCMOS_CLK
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
Q0
V
DDO
Q1
GND
Q2
V
DDO
Q3
GND
0
0
Q0
1
1
Q1
CLK_SEL
Pullup
Q2
ICS8305
16-Lead TSSOP
4.4mm x 3.0mm x 0.925mm package body
G Package
Top View
Q3
OE
Pullup
ICS8305AG REVISION C MAY 30, 2014
1
©2014 Integrated Device Technology, Inc.

8305AGLFT-TEJ相似产品对比

8305AGLFT-TEJ 8305AGLF-TEJ
描述 IC CLK BUFFER 2:4 350MHZ 16TSSOP IC CLK BUFFER 2:4 350MHZ 16TSSOP
类型 扇出缓冲器(分配),多路复用器 扇出缓冲器(分配),多路复用器
电路数 1 1
比率 - 输入:输出 2:4 2:4
差分 - 输入:输出 是/无 是/无
输入 HCSL,LVCMOS,LVDS,LVHSTL,LVPECL,LVTTL,SSTL HCSL,LVCMOS,LVDS,LVHSTL,LVPECL,LVTTL,SSTL
输出 LVCMOS,LVTTL LVCMOS,LVTTL
频率 - 最大值 350MHz 350MHz
电压 - 电源 3.135 V ~ 3.465 V 3.135 V ~ 3.465 V
工作温度 0°C ~ 70°C 0°C ~ 70°C
安装类型 表面贴装 表面贴装
封装/外壳 16-TSSOP(0.173",4.40mm 宽) 16-TSSOP(0.173",4.40mm 宽)
供应商器件封装 16-TSSOP 16-TSSOP

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2578  43  2788  329  638  26  18  7  57  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved