电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570ECA000941DG

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570ECA000941DG在线购买

供应商 器件名称 价格 最低购买 库存  
570ECA000941DG - - 点击查看 点击购买

570ECA000941DG概述

ANY, I2C PROGRAMMABLE XO

570ECA000941DG规格参数

参数名称属性值
类型XO(标准)
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
今日直播|瑞萨电子 RA 系列产品开发工具之 FSP4.0.0 新特性介绍
659181 直播主题:瑞萨电子 RA 系列产品开发工具之 FSP4.0.0 新特性介绍 直播时间:今天上午10:00-11:30 直播简介:本演讲在介绍 FSP 的基础上,着重介绍 FSP 最新版本4.0.0的一些新特 ......
EEWORLD社区 单片机
这变压器的原边和副边之间这个电容起什么作用?
如下图,这变压器原边和副边这个电容起什么作用? 659186 ...
Knight97538 电源技术
集成电路静态时序分析与建模
由于芯片尺寸的减小、集成度密集化的增强、电路设计复杂度的增加、电路性能要求的提高等因素,对芯片内的时序分析提出了更高的要求。静态时序分析是大规模集成电路设计中非常重要的一个环节,它 ......
arui1999 下载中心专版
发现个用树莓派RP2040搞的贴片机?全开源,感觉想DIY的又可以了
总想感慨一下,RP2040这个一诞生,各种基于它的设计如雨后春笋,哇哇哇地往出冒, 刚还看到个基于它出来的贴片机,>>Starfish:采用RP2040和TMC2209的元器件拾放的电机控制板开源项目 ......
蓝猫淘气 DIY/开源硬件专区
【Sipeed 高云GW2A FPGA开发板】——ARM Cortex-M0软核处理器_串口打印
本帖最后由 mars4zhu 于 2022-11-23 19:46 编辑 ARMSOC-3 ARMSOC-3在FPGA中实现了AHB2LED和AHB2UART,即通过ARM Cortex-M0 DesignStart内核,实现对LED的亮灭控制,以及对UART的 ......
mars4zhu 国产芯片交流
Matter Network Transport [Chinese] - Connectivity Standards Alliance
Matter Network Transport - Connectivity Standards Alliance 7e95c2f33273b257bdbfb12f3b2eac01 ...
btty038 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 905  1864  1503  2383  1738  21  12  18  55  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved