电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550EH200M000DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件    振荡器   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

550EH200M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550EH200M000DGR - - 点击查看 点击购买

550EH200M000DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550EH200M000DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT PACKAGE-6
Reach Compliance Codecompliant
其他特性TAPE AND REEL
最大控制电压2.5 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率145 ppm
频率稳定性20%
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
端子数量6
最大工作频率1417 MHz
最小工作频率10 MHz
标称工作频率200 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
输出负载50 OHM
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.8mm
电源2.5 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率130 mA
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
【2.6TFT】NBCTFT2.6_V2.2使用手册
NBCTFT2.6_V2.2使用手册...
Sur 微控制器 MCU
【藏书阁】图解电子技术快速入门
37577 目录: 第一章 怎样使用万用表  第一节 万用表  一、万用表的结构与功能  二、万用表的测量原理  三、万用表的使用方法  第二节 数字万用表  一、数字万用表的结构 ......
wzt 模拟电子
各种程控滤波器设计感觉不错
本帖最后由 paulhyde 于 2014-9-15 03:12 编辑 ...
robinlu 电子竞赛
揭开(SNR = 6.02N + 1.76dB)的神秘面纱,
接触ADC或DAC时您一定会碰到这个经常被引用的公式,用于计算转换器理论信噪比 (SNR)。与其盲目地相信表象,不如从根本上了解其来源,因为该公式蕴含着一些微妙之 处,如果不深入探究,可能导 ......
dontium ADI 工业技术
NDIS驱动为什么InitializeHandler没有被自动调用???
一个网卡驱动,使用NDIS5.1, sources里加了CDEFINES=$(CDEFINES) -DNDIS_MINIPORT_DRIVER=1 -DNDIS51_MINIPORT=1 DriverEntry里初始化: NDIS_MINIPORT_CHARACTERISTICS ch; ... ch.MajorN ......
天天雨 嵌入式系统
免费测评-拓普微智能显示模块(7) 实际应用
本帖最后由 wenyangzeng 于 2021-11-8 15:08 编辑 免费测评-拓普微智能显示模块(7) 实际应用 作为实际应用的评测,使用STM8S105S4-PKT来驱动这片智能屏。 571808 安排如 ......
wenyangzeng 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2020  1291  2800  491  2196  9  32  42  20  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved