电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550BD135M000DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550BD135M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
550BD135M000DG - - 点击查看 点击购买

550BD135M000DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550BD135M000DG规格参数

参数名称属性值
类型VCXO
频率135MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
绝对牵引范围(APR)±80ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
做了整整八年模电,却说自己根本没入门,怎么回事?
从复旦攻读微电子专业模拟芯片设计方向研究生开始到现在,加上五年工作经验,已经整整八年了,其间聆听过很多国内外专家的指点。最近,应朋友之邀,写一点心得体会和大家共享。 我记得本科 ......
Aguilera 模拟与混合信号
有了解LCR电桥的朋友吗,想请教一下信号源内阻的作用
想请教一下LCR电桥信号源内阻的作用很多电桥的信号源内阻是可选的 比如可选30欧、100欧 请问在什么情况下选择30欧或100欧 信号源内阻的作用是什么 ...
littleshrimp 测试/测量
检查wince 更新包安装情况
另外,PB6.0提供了一个用于检查更新的小工具,CEUpdateCheck,我们也可以利用它来检查补丁的安装情况。在VS2005的菜单中点击“工具”——“Platform Builder for CE 6.0”——“CE Update Chec ......
Wince.Android 嵌入式系统
有奖听课:安世半导体微课堂——GaN应用电路设计、PCB布局建议等实用经验
653223 GaN应用电路设计、PCB布局建议、量测方式及探头选择 欢迎大家积极参与互动,记得预约活动哦,您将有机会赢取精美礼品 2022-11-17 14:30:00 开始 >>>点此报名 ......
eric_wang 电源技术
基于SOC的FPSLIC硬件实现分组加密算法
本文中采用美国Atmel公司设计生产的FPSLIC即现场可编程系统级集成电路中的AT94K-StarterKit器件,通过它内部的AVR内核、异步通信端口、FPGA以及其它外设,以及串口调试软件Ace ......
feifei 测试/测量
串口下载问题
我用的IAR5.4编译,j-link仿真器下载没有问题. 但用串口下载芯片能联上,万利那个说下载返回码错误,ST那个下载也不行,但我用同事另外的产品HEX文件能下载,不知是什么问题?...
何贵君 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2788  2012  176  2200  906  7  33  14  8  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved