电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AA670M000DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AA670M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550AA670M000DGR - - 点击查看 点击购买

550AA670M000DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AA670M000DGR规格参数

参数名称属性值
类型VCXO
频率670MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±100ppm
绝对牵引范围(APR)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
RealView MDK 3.24评估版已正式发布
软件大小:99.14M 下载地址:http://www.realview.com.cn/down-list.asp?id=584 注意:MDK中国版例程服务包请前往http://www.realview.com.cn/down-list.asp?id=585下载 RealView MDK 3.24更 ......
ye0217 嵌入式系统
说说你的C2000都用来做什么?
手里有C2000的朋友们, 跟帖说说你手里的C2000做过什么?正在做什么?或者即将要做什么?或者心里想要做什么? 说不定遇上三五个志同道合的小伙伴们,大家就一起做起来了,EEWORLD 也会跟 ......
soso 微控制器 MCU
先楫官方干货:HPM6750双核例程体验和多核调试
先楫半导体的HPM6750集成2个RISC-V 处理器,主频高达816MHz。既然有两个CPU,岂可让它白白浪费?本文来带你一起尝试双核例程,体验双引擎带来的风驰电掣般的感觉。 ......
谍纸天眼 国产芯片交流
玩转Zynq连载23——用户自定义IP核的创建与封装
454220 1概述 本节以zstar_ex04文件夹下的led_controller_ip工程为例,演示如何创建一个简单的LED闪烁控制模块的IP核。 创建一个用户自定义IP核,只需要以下3个步骤即可。 454221 ......
ove学习使我快乐 FPGA/CPLD
【NXP Rapid IoT评测】数据为什么不能更新到屏幕
我新建了一个项目,参考Rapid IoT Weather Station 395068 只保留了空气质量模块,对比所有模块的参数感觉都一样了 可是自己新建的项目运行后屏幕的数值不会被更新 而删除了其它模块只保留 ......
littleshrimp 无线连接
SDK范例工程的命令行编译(blinky)
  RSL10官方的开发环境是基于Ecipse的,因此SDK支持GCC没有悬念。下载 RSL10 的 pack 以后(这是一个压缩文件,直接用工具解开就是),可以见到 source\samples 目录下有许多范例,除了ON IDE ......
cruelfox 物联网大赛方案集锦

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1564  254  368  299  2372  9  24  59  54  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved