电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AAA000137DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AAA000137DG在线购买

供应商 器件名称 价格 最低购买 库存  
571AAA000137DG - - 点击查看 点击购买

571AAA000137DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AAA000137DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±100ppm
绝对牵引范围(APR)±100ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
关于程序编译后的几种data
学习ARM 有些时间了,可始终关于程序编译后的几种数据没有认真分析过,请哪位了解的高手帮帮忙。 编译后有以下文字: Program Size: Code=5376 RO-data=58672 RW-data=4 ZI-data=1260 这些 ......
radio_xh 嵌入式系统
28系列信号产生
信号产生...
安_然 微控制器 MCU
喝点儿鸡汤
1、别怕什么路途遥远,别想什么生活艰难,走一步有一步的风景,进一步有一步的欢喜,幸福,在路上。 2、散散心,败败火,照照镜子还是我,不管活得咋受罪,人生万事要面对,今 ......
btty038 聊聊、笑笑、闹闹
请教一下这个运放电路的原理
麻烦各位帮我看看这两级的运放电路是个什么原理,通过改左边一部分的几个电阻改变放大系数可以吗。谢谢 303631 ...
jetlin1992 模拟电子
输入数据带缺口时反馈环路的优化
在某些场合下, 在通信数字信号处理中,经常会遇到带有反馈环路的设计。例如数字时钟恢复或者自适应均衡滤波器。该类设计的基础都是对输入数据进行滤波或者均衡,调相,而进行上述计算所用 ......
fish001 DSP 与 ARM 处理器
重分悬赏
我最近买了台湾义隆单片机进行实验,单片机的型号是:EM78P156E系列的,有买了仿真器和烧写器,今天写了一个4*4键盘的扫描程序,在仿真的时,单步执行时程序能在正常的循环里执行每一条指令,但 ......
ahaoahao 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1928  1560  888  2811  2575  25  31  24  19  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved