电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC351M625DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AC351M625DGR在线购买

供应商 器件名称 价格 最低购买 库存  
531AC351M625DGR - - 点击查看 点击购买

531AC351M625DGR概述

SINGLE FREQUENCY XO, OE PIN 1

531AC351M625DGR规格参数

参数名称属性值
是否Rohs认证符合
Reach Compliance Codecompliant
JESD-609代码e4
振荡器类型LVPECL
端子面层Gold (Au) - with Nickel (Ni) barrier
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
PIC16f877a 串口程序问题
各位老师好,我是惠州的小肖。^_^平时有空就搞一下单片机。。对单片机这一块我就一菜鸟。。这不我照着李学海老师的书上我测试了一串口通信程序。李学海老师写的串口程序是用的汇编语言。。我试 ......
rosicky Microchip MCU
C6678多核DSP的架构简介
TMS320C6678是KeyStone架构的8核DSP处理器,每个CorePac核的频率最高为1.25 GHz,提供强大的定点和浮点运算能力,同时芯片内部集成了Multicore Navigator、RapidIO、千兆以太网和EDMA等外设 ......
Aguilera DSP 与 ARM 处理器
这种PCB节约成本的设计,你做过吗?
作者:一博科技高速先生自媒体成员 王辉东 人生最美的记忆不是下雨天, 而是和你一起躲过的屋檐, 还有一起打过的EDG, 画过的PCB。 他叫慕晨, 她叫子曦, 他们一起 ......
yvonneGan PCB设计
电源模块设计分析与解决方案
导读: 由于模块式结构的优点甚多,因此高性能电信、网络联系及数据通信等系统都广泛采用各种模块。虽然采用模块有很多优点,但工程师设计电源模块以至大部分板上直流/直流转换器时,往往忽略可 ......
木犯001号 电源技术
【allegro】制作热风焊盘保存失败
最近在学allegro的使用,打算把自己碰到的问题也挂上来,一方面方便自己记忆,另外一方面也希望能帮助到在使用allegro中碰到同样问题的坛友。 先来简单介绍下热风焊盘。 热风焊盘(thermal re ......
okhxyyo PCB设计
我是一个新手,求教大虾们,给点建议
我是一个刚刚到公司实习的新手,由于之前没有学过wince有关的开发,所以想请大虾们帮忙,我有几个问题: 1.开发wince项目需要什么开发工具,什么开发工具是通用的 2.教我如何编写第一个wince ......
bbs_cq 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1876  1181  74  2835  2219  13  27  28  17  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved