电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC000132DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

531AC000132DGR在线购买

供应商 器件名称 价格 最低购买 库存  
531AC000132DGR - - 点击查看 点击购买

531AC000132DGR概述

SINGLE FREQUENCY XO, OE PIN 1

531AC000132DGR规格参数

参数名称属性值
类型XO(标准)
频率132kHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
【KW41Z】NXP_KW41Z(基于Kinetis 3.2.0)开发环境搭建以及hello world 例程体验
本帖最后由 传媒学子 于 2017-5-18 23:00 编辑 NXP_KW41Z开发环境搭建以及hello world 例程体验 本次介绍NXP Kinetis 开发环境构建以及hello world 例程体验。 首先,读者可以去NXP下载K ......
传媒学子 NXP MCU
ppc下程序运行的问题
做了一个给语音质量评分的软件,算法部分都是用C编的 在ppc上能运行但不出结果(应该是程序没有执行完),可是只要把ppc与PC机连接上竟然就没问题了! 真郁闷为什么啊。。。 ppc:Dell ......
xag1980 嵌入式系统
【平头哥RVB2601创意应用开发】9~11 游戏结束重新开始及优化代码等
9、游戏结束重新开始 想要游戏结束后重新开始,就需要用一个变量去表示游戏状态: int status=0;//初始状态为 0    游戏中 1    胜利 2 同时,把游戏部分的lvg ......
cybertovsky 玄铁RISC-V活动专区
惠普上海电子工程师招聘
我也不知道惠普的HR的电话为啥打给我。接着来了个邮件,坛子里的GGJJ们看一下,真有兴趣或者正好有这方面需求的的就联系下这个MM。(并非招聘广告哦,没兴趣的就路过好了哦)212129 21 ......
huaiqiao 求职招聘
国产FPGA高云GW1N-4系列开发板测评之——步进电机控制(初版)
没怎么玩过步进电机,想做一个步进电机控制升降装置,先搭建一个模型试试吧。首先来学习一下步进电机的基础知识。 选了比较常用的5线4相步进电机28BYJ48示意图如下: 583878 驱动方式 ......
打破传统 国产芯片交流
stm32中PWM实验的时钟原频率到底是哪个
图中这个计算周期频率的时候,用的时钟原频率为什么是84而不是42,用的是TIM14,而时钟图上TIM14挂载在APB1上,APB1的最大时钟频率为42,为什么计算的时候不用42? ...
shijizai stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2125  1554  821  1176  136  24  29  34  25  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved