电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC520M833DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530BC520M833DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530BC520M833DGR - - 点击查看 点击购买

530BC520M833DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530BC520M833DGR规格参数

参数名称属性值
类型XO(标准)
频率520.833MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
关于LM3S的EPI 通用模式数据读取!
接触EPI时间不多,遇到一些问题。采用通用8位数据模式与CPLD进行高速数据传输,只需要读取CPLD的数据。以下是初始化代码: //系统时钟100MHZ SysCtlClockSet(SYSCTL_SYSDIV_2| SYSCTL_USE_PLL ......
chlq2008 微控制器 MCU
Android编译环境(2) - 手工编译C模块 ZT
上一篇中(即《Android编译环境(1) - 编译Native C的helloworld模块》),我们试用了通过标准的Android.mk文件来编译C模块,下面我们来试试如何直接运用gcc命令行来编译,从而了解Android编译环 ......
qfc 嵌入式系统
EDA实验与实践 dds_test
module dds_test(clock,key,fword,seg,dig); input clock; //系统时钟(48MHz) input key; //按键输入(KEY1~KEY5) outputfword; ......
白丁 FPGA/CPLD
有没有哪位高手在8962上用软件模拟过SPI的?
8962只有一个SPI接口可以用,有没有哪位高手在8962上用软件模拟过SPI的?求分享~~...
xielijuan 微控制器 MCU
信任是最美的原谅
在美国的一家大公司,有一位高级负责人因工作失误而损失了1000万美元的巨款。沉重的压力使他精神紧张,终日萎靡不振。  几天后,这位负责人接到了董事长接见的通知。在办公室里,他被告知调任 ......
huxinzhi 工作这点儿事
请问当MSP430FR2311供电电压上升到3.5V时,IIC出现异常是什么原因?如何解决?
最近测试MSP430FR3211发现在 用3.3V以下电源供电的时候单片机系统正常运行,当电压升到3.5V以后单片机确定在运行,但是IIC两根线输出全是低,我们查了硬件和程序没发现异常,请TI技术论坛的高手 ......
Aguilera 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 113  2621  727  1843  501  23  1  8  58  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved