电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC004654DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

530AC004654DGR在线购买

供应商 器件名称 价格 最低购买 库存  
530AC004654DGR - - 点击查看 点击购买

530AC004654DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530AC004654DGR规格参数

参数名称属性值
类型XO(标准)
频率4.654MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
编写一个小的驱动,刚入门,求建议
要编一个驱动进行信号源的脉冲计数,打算采用检测上升沿,进行中断计数,不知有没有什么更好的思路,希望高人赐教...
vodomine 嵌入式系统
DDS芯片AD951所产生调制波夹着一个正弦波是怎么回事
做一个单工无线发射装置,采用AD9851,DDS频率合成芯片,输出的调制波出现了一个不知道哪来的正弦波,频率600KHz左右,我所调制的波形频率是34MHz。这个600KHz正弦波信号在通过AD811放大后很明 ......
读懂狼心 无线连接
各位高手指点迷津啊。。
我已经学习硬件方面半年多了,可是感觉自己一点底也没有。从刚开始的51单片机到现在的FPGA,感觉不会的越来越多,该学的也越来越多。现在迷茫了,不知道该怎么学、如何学、学什么?请各位高手指 ......
很坦然的突然 FPGA/CPLD
直流/直流转换器数据表——系统损耗揭秘
欢迎回到直流/直流转换器数据表系列。鉴于在上一篇文章中介绍了系统效率方面的内容,在本文中,我将讨论直流/直流稳压器部件的开关损耗,从第1部分中的图3(此处为图1)开始:VDS和ID曲线随时间 ......
maylove 模拟与混合信号
LDO输出电压
我们公司正在测试LDO产品,但测试过程中有一些批次的输出电压比标准稳压值高,导致良率偏低;我想请教各位大侠们,导致输出电压偏高的原因是什么,是芯片本身问题,还是封装的哪个环节可能造成 ......
ljx0938 模拟电子
zigbee协调器能否指定加入多少个路由或终端?
zigbee协调器能否指定加入多少个路由或终端? 比如最大子设备数为:30,指定加入最大10个路由、20个终端? 可以实现不?...
ljt8015 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1618  2542  737  880  1078  24  10  21  48  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved