电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5355A-B01105-GMR

产品描述ANY FREQUENCY, ANY OUTPUT, 8-OUT
产品类别半导体    模拟混合信号IC   
文件大小655KB,共22页
制造商Silicon Laboratories Inc
下载文档 全文预览

SI5355A-B01105-GMR在线购买

供应商 器件名称 价格 最低购买 库存  
SI5355A-B01105-GMR - - 点击查看 点击购买

SI5355A-B01105-GMR概述

ANY FREQUENCY, ANY OUTPUT, 8-OUT

文档预览

下载PDF文档
S i535 5
A
N Y
-F
R E Q U E N C Y
1–20 0 MH
Z
Q
U A D
F
R E Q U E N C Y
8-O
U T P U T
C
L O C K
G
E N E R A T O R
Features
Generates any frequency from 1 to
200 MHz on each of the 4 output banks
Eight CMOS clock outputs
Guaranteed 0 ppm frequency synthesis
error for any combination of frequencies
25 or 27 MHz xtal or 5–200 MHz input clk
Five programmable control pins (output
enable, frequency select, reset)
Separate OEB pins to disable individual
banks or all outputs
Loss of signal output
Low 50 ps (typ) pk-pk period jitter
Phase jitter: 2 ps rms 12 kHz–20 MHz
Excellent PSRR performance
eliminates need for external power
supply filtering
Low power: 45 mA (core)
Core VDD: 1.8, 2.5, or 3.3 V
Separate VDDO for each bank of
outputs: 1.8, 2.5, or 3.3 V
Small size: 4x4 mm 24-QFN
Industrial temperature range:
–40 to +85 °C
Custom versions available using
ClockBuilder™ web utility
Samples available in 2 weeks
Ordering Information:
See page 17.
Pin Assignments
Applications
Printers
Audio/video
Networking
Communications
Storage
Switches/routers
Computing
Servers
OC-3/OC-12 line cards
Description
The Si5355 is a highly flexible clock generator capable of synthesizing four
completely non-integer related frequencies up to 200 MHz. The device has four
banks of outputs with each bank supporting two CMOS outputs at the same
frequency. Using Silicon Laboratories' patented MultiSynth fractional divider
technology, all outputs are guaranteed to have 0 ppm frequency synthesis error
regardless of configuration, enabling the replacement of multiple clock ICs and
crystal oscillators with a single device. Through a flexible web configuration utility
called ClockBuilder™ (www.silabs.com/ClockBuilder), factory-customized pin-
controlled Si5355 devices are available in two weeks without minimum order
quantity restrictions. The Si5355 supports up to three independent, pin-selectable
device configurations, enabling one device to replace three separate clock ICs.
Functional Block Diagram
Rev. 1.2 4/17
Copyright © 2017 by Silicon Laboratories
Si5355
各位大侠江湖救急,我的U盘咋挂不上了呢???
我用的芯片:s3c2440 内核版本:2.6.28.7 插上U盘后,打印的信息如下: # usb 1-1: new full speed USB device using s3c2410-ohci and address 6 usb 1-1: configuration #1 chosen from 1 ......
richard.kong 嵌入式系统
EDIT控件居中显示
这个问题好像有点弱智。 我设置EDIT控件为居中显示,但是在模拟器上怎么就一直还是靠左显示? 我用VC6实验了同样的动作,确认是可以的。 EVC下难道有问题? 我总觉得是我自己哪里错 ......
zhangxian8031 嵌入式系统
RF IC(A7105)的技术问题
RF IC(A7105)的主要性能   工作频率:2400~2483MHz ISM频段(全球免许可申请频段)。工作距离:10m内;   专有方案采用蓝牙的信道模式。专有方案将2.400~2.483GHz之间频带分成1 ......
fish001 无线连接
面试如何把缺点变优势
参加招聘面试,最怕考官提些让人“无从下口”的问题,像“你有哪些缺点?”,就是典型的面试难题。对这个问题,可以把自己的优点当成缺点来说,既解答了难题,又全方位地推销了自己一把。    ......
eeleader 工作这点儿事
综合出现高阻
最近综合了一个程序,综合出来后把门级网表放在modelsim里面仿真,发现某些寄存器输出为高阻态,但是程序里面没有用到高阻态,不过仿真的结果是对的。因为本人是刚用DC进行综合,没经验,想请教 ......
eeleader FPGA/CPLD
允计定时器1中断ET1 = 1;但没有写相应的中断函数。程序运行为什么就有错误了?
#include unsigned char flag; void main() { void init(); init(); while(1) { while(!flag) ; ES = 0; P1 = ......
ljcwater 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2720  542  1332  2241  2830  32  14  18  4  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved