电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534AC000540DGR

产品描述QUAD FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小445KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

534AC000540DGR在线购买

供应商 器件名称 价格 最低购买 库存  
534AC000540DGR - - 点击查看 点击购买

534AC000540DGR概述

QUAD FREQUENCY XO, OE PIN 2

534AC000540DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1155.52MHz
频率 - 输出 2161.132813MHz
频率 - 输出 3164.355469MHz
频率 - 输出 4167.331646MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳8-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si534
R
EVISION
D
Q
UAD
F
R E Q U E N C Y
C
RYSTAL
O
S C I L L A T O R
(XO)
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
®
3rd generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC-based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si534
嵌入式软件工程师面试经验分享
最近投了嵌入式软件工程师岗位,常见的技术知识大家知道的都差不多就不在这里叙述了,在这里整理了其他方面的面试经验,分享给大家,希望对大家有帮助。 1、自我介绍 准备一段1分钟之内的 ......
技术小白521 ARM技术
VDSP汇编出来的代码效率很低?
各位大牛觉得VDSP汇编出来的代码效率怎么样啊? 怎么我觉得C语言汇编出来的代码效率很低,尽管使能了编译器优化,但像并行指令很少体现啊,甚至连循环零开销也做不到(并没有超过两层循环),莫非必须 ......
clj2004000 DSP 与 ARM 处理器
学编程要从娃娃抓起,香港幼儿园已经开始学编程了
最近上海某学校的“幼升小”考家长遭到吐槽,最后以上海市教委已对此事通报追责收尾。 300362 相比上海,最近刷爆朋友圈的香港“幼升小”更是让人“大开眼界”,除了从小报兴趣班拿各种证书 ......
eric_wang 编程基础
谁有msp430f5529驱动TFT28的程序呀
新手 不会调tft ...
whitekuang 微控制器 MCU
EEWORLD大学堂----TI 移动设备 TypeC 解决方案
TI 移动设备 TypeC 解决方案:https://training.eeworld.com.cn/course/4610...
hi5 聊聊、笑笑、闹闹
MYZR 6UL全功能板编译
1)源码目录 source code directory $ mkdir ~/my-imx6/02_source –p http://wiki.myzr.com.cn/images/3/30/Myimx6linux3.14_build_2.3.0.1.png 2)工具目录 tool directory $ mkdir ~/ ......
明远智睿Lan ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 782  912  2708  607  29  52  35  46  8  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved