电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550AE153M600DG

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550AE153M600DG在线购买

供应商 器件名称 价格 最低购买 库存  
550AE153M600DG - - 点击查看 点击购买

550AE153M600DG概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550AE153M600DG规格参数

参数名称属性值
类型VCXO
频率153.6MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
在WinCE6.0 的用户态驱动中如何映射物理地址
请教各位大虾: 在WinCE6.0 的用户态驱动中如何映射物理地址? 对于下面的这样一段代码, 如果这个驱动是被运行在用户态, 输出的vpReg为0. 哪位知道该如何映射物理地址, 请不吝赐教. DWO ......
happyjinwen 嵌入式系统
LCD12864数据手册
...
张丽山 FPGA/CPLD
简单的PCB按键板问题
单纯的一个按键板,控制、电源电路在别的PCB板上。 我现在走线(包括地线)都是在顶层,想问下,是否需要顶层、底层都覆铜?是否需要放置过孔? ...
拜月神教1234 PCB设计
wince5.0+evc4.0+sql ce 方案下数据库开发
wince5.0不支持ADOCE 谁做过wince5.0+evc4.0+sql ce 方案下数据库开发,请教交流...
lixiqin12345 嵌入式系统
为什么有些设计并联了几十个电容
为什么有些设计中一个同名网络(电源)端并联了几十个电容,而不用几个容值相对较大电容来代替呢?希望各位专家来指教。...
qq413243608 stm32/stm8
嵌入式工程师是怎样炼成的(连载)
Thank you!现在到我的时间了,很多名师大腕都介绍过了,现在到我了,我是谁呢?自我介绍一下,我是嵌入式领域业内的非著名讲师,名字叫蒙洋,跟蒙牛就差一个字,网络上人称牛牛猛就是我了!别 ......
bjfarsighttop 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 31  485  1849  627  720  23  52  39  19  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved