电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536AB000172DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

536AB000172DG在线购买

供应商 器件名称 价格 最低购买 库存  
536AB000172DG - - 点击查看 点击购买

536AB000172DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

536AB000172DG规格参数

参数名称属性值
类型XO(标准)
频率166.6286MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
不一样的选择,不一样的世界!
124565...
yaoniming3k 工作这点儿事
求一份cc2530测距的代码啊
求一份cc2530测距的代码啊 先谢过了 1124315978@qq.com:loveliness::loveliness: ...
xp18093458032 无线连接
DSP软件开发
准备去做LTE DSP基带开发,以前没做过DSP相关的。学这个除了要了解物理层协议和数字信号处理外还需要哪些知识呢?需不需要了解信道编码?请各位大牛给小弟解答。...
xb123 嵌入式系统
求问:如何判别wince是否待机状态呢?
要开发一个应用,如果wince在待机状态(或者没有人操作wince)n时间后,关闭背光 但是这个 时间 如何判断呢? 谢谢...
liuchangjun1981 嵌入式系统
LCD显示屏针脚怎么定位?
昨天一个客户问我说,他们有一款显示屏,是反射的,不用背光,这样安装的时候没有办法统一针脚安装的位置,如下图是客户需要的效果: 399010 这样就会出现一个问题,每次焊接 ......
晶拓 综合技术交流
你想培养良好的嵌入式编程风格吗?看看《嵌入式C语言进阶之道》吧
嵌入式C语言进阶之道 C语言的书有一大堆,嵌入C语言的书也不少,但都不过是简单介绍一下标准C语言的语法,再讲一下嵌入式C语言与标准C的区别,讲一下新增加的关键字。这样的书,对 ......
tiankai001 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1301  1960  2325  511  1037  19  43  21  4  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved