电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535EC125M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

535EC125M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
535EC125M000DG - - 点击查看 点击购买

535EC125M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

535EC125M000DG规格参数

参数名称属性值
类型XO(标准)
频率125MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.5V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
运动估计算法设计及FPGA实现.pdf
运动估计算法设计及FPGA实现.pdf ...
zxopenljx FPGA/CPLD
请教:时钟上升沿采样不稳定问题
用verilog写的很简单的一段代码,大概是: reg q;//q是调用IP核fifo产生的数据,默认是reg型输出吧 assign data_out={{4{q}},{4{q}}};//data_out是输出 数据是上升沿进、上升沿采的, ......
xyw FPGA/CPLD
请问网口芯片(971)为何有编解码的功能啊?
那么数据经过网口芯片发送出去的就不是cpu给的原始数据咯?...
mbwr 嵌入式系统
TPS54540DDA芯片带载后,电压下降且不稳定的问题~
急!急!急!求大神帮忙!原理图见附件,具体情况是这样的:输入24V,预想输出+5V,但是实际输出却只有+3.8V,而且很不稳定,一直在跳变,有时候跳变到+4.8V,但是断开L24,测量C150上的电压, ......
WangTao 模拟与混合信号
哪位大侠有关于PIC16F877单片机中CCP模块的编程与使用资料,给小妹一下~~
如标题所示~~如有,请发到zlnhebut@163.com...
做有心人 Microchip MCU
直播即将开始:福禄克测试测量前沿技术交流会电气专场
福禄克测试测量前沿技术交流会电气专场直播即将开始,邀您共同参与! >>>点此观看直播...
eric_wang 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1421  1129  2351  1429  1114  54  45  12  2  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved