电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532KC000846DGR

产品描述DUAL FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小457KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

532KC000846DGR在线购买

供应商 器件名称 价格 最低购买 库存  
532KC000846DGR - - 点击查看 点击购买

532KC000846DGR概述

DUAL FREQUENCY XO, OE PIN 2

532KC000846DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1307.2MHz
频率 - 输出 2316.8MHz
功能启用/禁用
输出CML
电压 - 电源1.8V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si532
windows2003中如何获取磁盘适配器接口的I/O性能数据
{ return; } // 申请...
guge8079 嵌入式系统
msp430-FET430uif 仿真器没法安装驱动,求助给位
430仿真器的驱动装不上去win7 32位的,每次都安装不成功,出现下面这种情况 190531190530 ...
王一天 微控制器 MCU
MSP430的硬件I2C讲解之六
读多个字节 5.1代码实现 view plain copy 在CODE上查看代码片派生到我的代码片 uint8_t eeprom_readpage(uint8_t word_addr, uint8_t *pword_buf, uint8_t len ) { while( UCB0CT ......
fish001 微控制器 MCU
TM1650+msp430单片机 调试及遇到问题的总结
本帖最后由 Aguilera 于 2020-2-9 21:45 编辑 做了用到三个tm1650及msp430f149项目,其中还涉及到其他的一大堆东西,在这里就不一一说了,这里主要分享一下TM1650调试过程中遇到的问题和解 ......
Aguilera 微控制器 MCU
大家一开始是如何学习硬件设计的
小弟是个菜鸟,还没有入门,现在想学硬件,不知该从何学起,都要学习什么课程,希望大家不涩赐教。...
liloude 嵌入式系统
基于iperf的Altera SoC千兆网测试
本帖最后由 chenzhufly 于 2015-2-19 17:49 编辑 作者:chenzhufly QQ:36886052 本文的目的是测试一下Embest SoC的千兆网功能和性能,使用常用网络测试工具的Iperf。 Iperf是一 ......
chenzhufly FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 405  629  2080  2014  571  11  39  26  46  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved