电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

532EC000733DGR

产品描述DUAL FREQUENCY XO, OE PIN 2
产品类别无源元件   
文件大小457KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

532EC000733DGR在线购买

供应商 器件名称 价格 最低购买 库存  
532EC000733DGR - - 点击查看 点击购买

532EC000733DGR概述

DUAL FREQUENCY XO, OE PIN 2

532EC000733DGR规格参数

参数名称属性值
类型XO(标准)
频率 - 输出 1122.88MHz
频率 - 输出 2614.4MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.5V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度0.071"(1.80mm)
封装/外壳6-SMD,无引线
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si532
R
EVISION
D
D
U A L
F
REQUENCY
C
R Y S TA L
O
SCILLATOR
(X O )
(10 M H
Z TO
1 . 4 G H
Z
)
Features
Available with any-frequency output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Two selectable output frequencies
rd
®
3 generation DSPLL with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si532 dual frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si532 is
available with any-frequency output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si532 uses one fixed crystal
frequency to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The Si532 IC
based XO is factory configurable for a wide variety of user specifications
including frequency, supply voltage, output format, and temperature stability.
Specific configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS
OE
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
(CMOS)
Fixed
Frequency
XO
Any-frequency
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS
OE
GND
Rev. 1.4 6/18
Copyright © 2018 by Silicon Laboratories
Si532
(转)F2FS文件系统架构与原理分析(二)——磁盘布局
转自http://blog.chinaunix.net/uid-28989651-id-3890455.html 3 F2FS文件系统的磁盘布局分析 F2FS 将整个卷切分成大量的 Segments,每个 Segment 的大小是固定的2 MB。连续的若干个Segments ......
白丁 FPGA/CPLD
分享高手视频讲解锂离子电池和电源管理---关键是免费
老师视频讲得不错,通俗易懂。下面是地址: http://v.youku.com/v_show/id_XMjk5ODY2NjUyOA==.html?spm=a2hzp.8253869.0.0 ...
CCBSKY 电源技术
提问+请问msp430G2的板子上的板载仿真器是什么型号的?
rt,msp430G2的板子上的板载仿真器是什么型号的?看见上面有的板载仿真器,但是很好奇是什么型号?以及能否用于其它片子?能用于哪些片子? ...
gkcn 微控制器 MCU
EETALK--说个亲身经历的“惊险”骗局,大家都来说点经历过的套路,以防坛友受骗
今天刚看了个视频是讲调戏 火车站低价卖iPhone的,突然想起大学是自己就经历过。很多年前的事情了,我尽量描述的清楚点。 大学那时iPhone4出来不久,火的不要不要的,那时班上有同学有 ......
shinykongcn 聊聊、笑笑、闹闹
串口读写函数是同步的吗?
在WINCE下通过writefile写串口,原以为该函数应该是阻塞式的,与串口发送过程是同步的,即串口实际发送完毕,该函数才 能返回。现在用示波器测量了下,发现不是这样,特别是写多个字节时, ......
arm86 嵌入式系统
关于硬盘读写的很棘手的问题
哪位大侠能说说从计算机加电,到进入windows的蓝天白云界面,对硬盘的读写到底是通过什么方式进行的,有人说是通过int 13h中断,还有的说是通过dma+int13h, 还有的说是通过in/out,天哪,到底 ......
weimingqiang 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1485  2522  1477  2777  1629  56  6  18  52  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved