电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DC1090M00DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件    振荡器   
文件大小450KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530DC1090M00DG在线购买

供应商 器件名称 价格 最低购买 库存  
530DC1090M00DG - - 点击查看 点击购买

530DC1090M00DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

530DC1090M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1090 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
TO
1.4 GH
Z
)
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.5 6/18
Copyright © 2018 by Silicon Laboratories
Si530/531
CCS单步调试与run的板子运行状况不一样
用单步运行下面的程序,使LED闪烁。直接run却不行,请问大神们怎么解决这个问题? for(;;) { GpioDataRegs.GPASET.bit.GPIO6 =1; delay_loop(); GpioDataRegs.GPBSE ......
ming2298 微控制器 MCU
今儿是程序猿的节日,相关的童鞋节日快乐~
176379 节日快乐{:1_123:} eeworldpostqq...
phantom7 聊聊、笑笑、闹闹
星载寄生式SAR系统频率同步分析
摘 要:针对星载寄生式SAR系统对地观测应用背景,详细分析了频率同步误差对双站SAR成像的影响,以法国提出的/干涉车轮0构形为例,对同步误差进行了仿真"提出了一种新的频率同步方法,该方法通过接收 ......
JasonYoo 嵌入式系统
c8051F350 定时中断死机?
void Timer0_Init(void){ TH0 = 0x0B; // Init Timer0 High register TL0 = 0xDC ; // Init Timer0 Low register// TMOD = 0x01; Uart0_SendString("JW_20111125"); // Timer0 in 16-bit mode ......
qqfishboy 51单片机
对比方案赛+型号或名称相似芯片在webench设计中的对比
本帖最后由 地瓜patch 于 2014-7-29 19:32 编辑 一直一来,对于那些名称类似的芯片一直是以可以相互替换的视角来应用的。 比如TL061CPSR和TL064CNSR两颗芯片。 这两颗芯片在webench中 ......
地瓜patch 模拟与混合信号
各位坛友们来签个名看看大家都在用什么DSP
我自己先顶个. F28016...
安_然 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1856  204  2811  1095  1081  43  58  21  37  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved