电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

570FCB001966DG

产品描述ANY, I2C PROGRAMMABLE XO
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

570FCB001966DG在线购买

供应商 器件名称 价格 最低购买 库存  
570FCB001966DG - - 点击查看 点击购买

570FCB001966DG概述

ANY, I2C PROGRAMMABLE XO

570FCB001966DG规格参数

参数名称属性值
Base ResonatorCrystal
类型XO(标准)
频率312.6MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源2.25 V ~ 2.75 V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
PIC18F25K80中RB4如何设置为普通输出IO口
在设计项目时使用PIC18F25K80,把RB4当做普通IO口作为输出,但在调试时候,该IO怎么都不受控制,仔细看手册才发现,作为数字IO输出时,其优先级最低,把该单片机的ECCP1的PWM功能都关闭,还是不 ......
fengyu200208 Microchip MCU
半导体三极管及其应用(1)
5.1半导体三极管的基本结构 5.1.1 三极管内部结构 http://course.fjnu.edu.cn/fjnu/courseware/542/jiaoan/images/mn51.h52.gif半导体二极管内部只有一个PN结,若在半导体二极管P型半导体 ......
程序天使 工业自动化与控制
LPC2103匹配中断进不了
#include<LPC21xx.h> #define uint8 unsigned char#define uint32 unsigned intvoid Timer0_ISR(void) __attribute__ ((interrupt));uint8 num; void DelayNs(uint32 dly){ uint32 i; for ......
常见泽1 ARM技术
麻烦哪位能给我传一份LM3S9B96的Startup.s
因为9B96有Port J,可是Startup.s里的中断向量表里没有Port J的“IntDefaultHandler”,所以进不去中断。如果谁有麻烦给我一份啊。谢谢先。 zzgezi@126.com. ...
zzgezi 微控制器 MCU
【Silicon Labs 开发套件评测】+DEMO程序的下载
本帖最后由 cjjh2014 于 2021-7-27 07:20 编辑 昨天在安装Silicon Labs公司的 simplicity studio 5软件后因进入官网下载例程而出现错误,今天来分享下解决的办法基本用法,因是在初次安装后 ......
cjjh2014 Silicon Labs测评专区
示波器 eyetest
Eye test...
安_然 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1170  500  2346  2204  2736  44  39  9  4  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved