电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LTC2143CUP-12#PBF

产品描述IC ADC DUAL 12BIT 80MSPS 64-QFN
产品类别半导体    模拟混合信号IC   
文件大小1MB,共38页
制造商Linear ( ADI )
官网地址http://www.analog.com/cn/index.html
标准
下载文档 详细参数 全文预览

LTC2143CUP-12#PBF概述

IC ADC DUAL 12BIT 80MSPS 64-QFN

LTC2143CUP-12#PBF规格参数

参数名称属性值
位数12
采样率(每秒)80M
输入数2
输入类型差分
数据接口LVDS - 并行,并行
配置S/H-ADC
无线电 - S/H:ADC1:1
A/D 转换器数2
架构管线
参考类型外部, 内部
电压 - 电源,模拟1.7 V ~ 1.9 V
电压 - 电源,数字1.7 V ~ 1.9 V
特性同步采样
工作温度0°C ~ 70°C
封装/外壳64-WFQFN 裸露焊盘
供应商器件封装64-QFN(9x9)

文档预览

下载PDF文档
LTC2145-12/
LTC2144-12/LTC2143-12
12-Bit, 125Msps/105Msps/
80Msps Low Power Dual ADCs
FEATURES
n
n
n
n
n
n
n
n
n
n
n
n
n
DESCRIPTION
The LTC
®
2145-12/LTC2144-12/LTC2143-12 are 2-channel
simultaneous sampling 12-bit A/D converters designed
for digitizing high frequency, wide dynamic range signals.
They are perfect for demanding communications applica-
tions with AC performance that includes 70.6dB SNR and
89dB spurious free dynamic range (SFDR). Ultralow jitter
of 0.08ps
RMS
allows undersampling of IF frequencies with
excellent noise performance.
DC specs include ±0.3LSB INL (typ), ±0.1LSB DNL (typ)
and no missing codes over temperature. The transition
noise is 0.3LSB
RMS
.
The digital outputs can be either full rate CMOS, double
data rate CMOS, or double data rate LVDS. A separate
output power supply allows the CMOS output swing to
range from 1.2V to 1.8V.
The ENC
+
and ENC
inputs may be driven differentially
or single-ended with a sine wave, PECL, LVDS, TTL, or
CMOS inputs. An optional clock duty cycle stabilizer al-
lows high performance at full speed for a wide range of
clock duty cycles.
L,
LT, LTC, LTM, Linear Technology and the Linear logo are registered trademarks of Linear
Technology Corporation. All other trademarks are the property of their respective owners.
2-Channel Simultaneously Sampling ADC
70.6dB SNR
89dB SFDR
Low Power: 183mW/144mW/109mW Total
92mW/72mW/55mW per Channel
Single 1.8V Supply
CMOS, DDR CMOS, or DDR LVDS Outputs
Selectable Input Ranges: 1V
P-P
to 2V
P-P
750MHz Full Power Bandwidth S/H
Optional Data Output Randomizer
Optional Clock Duty Cycle Stabilizer
Shutdown and Nap Modes
Serial SPI Port for Configuration
64-Pin (9mm
×
9mm) QFN Package
APPLICATIONS
n
n
n
n
n
n
Communications
Cellular Base Stations
Software Defined Radios
Portable Medical Imaging
Multi-Channel Data Acquisition
Nondestructive Testing
TYPICAL APPLICATION
1.8V
V
DD
1.8V
OV
DD
0
–10
–20
AMPLITUDE (dBFS)
CH 1
ANALOG
INPUT
S/H
12-BIT
ADC CORE
D1_11
CMOS,
DDR CMOS
OR
DDR LVDS
OUTPUTS
–30
–40
–50
–60
–70
–80
2-Tone FFT, f
IN
= 70MHz and 69MHz
D1_0
D2_11
CH 2
ANALOG
INPUT
S/H
12-BIT
ADC CORE
OUTPUT
DRIVERS
D2_0
–90
–100
–110
–120
125MHz
CLOCK
GND
CLOCK
CONTROL
21454312 TA01a
0
10
20
30
40
FREQUENCY (MHz)
50
60
21854312
TA01b
OGND
21454312fa
1
VHDL让CPLD的某个输入信号延时10微秒输出
CDLD时钟是25MHZ,我想用减法计数器实现,是不是计数器减到0时,直接输出信号《=输入信号就行了?...
erlangzhou 嵌入式系统
dsp pwm控制电机
遇到一个问题,大家帮忙解决一下。 我用dsp2812的pwm控制电机,还加上液晶显示,测速,无线等功能,不接电机驱动板时,所有功能都是好的,但一接上电机驱动板,所有功能就不能用了,只能停在程 ......
yuanyuansyt 微控制器 MCU
请教:基于嵌入式系统的PC键盘与鼠标交互控制模拟研究(大学课设)
正如题如示,我们的毕业设计要求做一个关于:PC键盘与鼠标交互控制模拟研究的实验。任务描述如下: 随着信息技术发展,各类应用软件不断丰富。已有的商用软件的高效率切入成为一个十分棘 ......
zs447150061 嵌入式系统
PPC上如何实现无线路由器的自动切换
根据无线路由器信号强弱 自动切换到信号强的无线路由器。 小弟是菜鸟,只懂得MFC和socket方面的简单知识,对于无线更是没有研究过, 请教要 实现这一个功能 需要哪些方面的知识? 各位 ......
xsmao520 嵌入式系统
如何将PWM信号转换为模拟量信号
有一个测量位置变化的位置传感器,我用万用表电压档测量传感器的输出信号,结果显示的是模拟量信号,即位置和信号输出大小呈线性关系。但是,我用示波器(Picoscope 4227)测量传感器的输出 ......
Aguilera 模拟与混合信号
为项目选核心板,前辈们帮忙给点意见吧。。
小弟马上开始读研,老板给了一个医疗相关的项目,为求稳定和效率,决定核心板买成品。。最后把选核心板这个任务也丢给我了。。小弟以前可从没接触这些东西阿。。在网海里遨游了两天。。还是没有 ......
imk 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1789  286  732  203  1348  26  18  47  49  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved