电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571PHC000477DG

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571PHC000477DG在线购买

供应商 器件名称 价格 最低购买 库存  
571PHC000477DG - - 点击查看 点击购买

571PHC000477DG概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571PHC000477DG规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出CMOS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±185ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
编译出的bin文件结尾多了很多0
本帖最后由 woody_chen 于 2020-8-10 10:32 编辑 众所周知,有些变量是不需要初始化的。 最近想优化下芯片启动的速度。所以想把某些很大的buffer从bss段,放到新建的一个no_init段。这样 ......
woody_chen 编程基础
IAR中的code model和data model做什么用的?
最近在开发msp430单片机,使用的IAR编译器中,设置option→general options→target有code model和data model选项,一直不明白是什么意思,有什么作用?请前辈们指教指教。 226833 ...
adam_zhang41 微控制器 MCU
学校里绝对学不到的45个哲理
学校里绝对学不到的45个哲理...
qpzianeng 聊聊、笑笑、闹闹
贴片元件的焊接方法
34183 2...
huang0909 嵌入式系统
QORVO整合其开创性的 UWB 技术
2020 年 10 月 14 日——移动应用、基础设施与航空航天、国防应用中 RF 解决方案的领先供应商 Qorvo®, Inc.(纳斯达克代码:QRVO)日前宣布,其对 Decawave 的收购荣获《爱尔 ......
Jacktang 无线连接
hyperlynx软件资源共享
最近想学习一下hyperlynx软件的使用,但在百度找了好久,结果下了一堆广告。想问一下有哪位大神有这软甲的安装包或安装文件可以共享一下。感激不尽!! ...
DB_DOG PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1389  351  1584  30  2612  6  54  14  49  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved