电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571CMC000622DG

产品描述OSC VCXO 54.0000MHZ CMOS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571CMC000622DG在线购买

供应商 器件名称 价格 最低购买 库存  
571CMC000622DG - - 点击查看 点击购买

571CMC000622DG概述

OSC VCXO 54.0000MHZ CMOS SMD

571CMC000622DG规格参数

参数名称属性值
Base ResonatorCrystal
类型VCXO
频率54MHz
功能启用/禁用(可编程)
输出CMOS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
甲类放大 琐谈
354778 甲类放大,电源利用率忒低,管耗贼大, 不过,对于那些比PN结导通门槛还小的弱讯号,甲类放大就起到无可取替的功用, 二极管,不是开关,是阀,单向的阀,当直流电 P正N负 的接到二 ......
hk6108 模拟电子
搞手帮个忙
我手上有个电路板,上面有个编码按钮,就是按钮能在1-9这间选择10个数字中的某一个,每按一下数字就加一(或减一),这个按钮有五个管脚。 请问这是个什么按钮,叫什么名字?还有就是他的原理 ......
队长 单片机
使用TI的单片机时遇到的BUG
使用TI的单片机时遇到的BUG: 具体的实验现象:在使用TI的MSP430F2619单片机时如果不适用其内部的定时器零,系统运行正常。如果打开定时器零,则系统的整体时钟运行速度减慢,只要关闭定时器 ......
BruceLone 微控制器 MCU
终于搞定MDK+JLINK了
JLINK被称作是调试ARM的“神器”,其速度和可靠性那是无容置疑的MDK作为Keil的产品,其界面的易用性那是很多从KeilC51过来的工程师首选的。IAR的性能好是好,光一个启动速度超级慢,就够人 ......
zhaonaiqiang stm32/stm8
prom加载问题求教
fpga为xcs200-pq208,prom为xc18v02-vq44.9 w3 x7 jF2 v1 M# S+ W' }( G7 A目前情况为,已经生产prom文件,通过jtag扫描只能看到fpga,看不到prom。在手动添加prom和fpga后,可以对fpga加载。却 ......
eeleader FPGA/CPLD
老话题--2812--FIFO--求助
是这样的,我发现我的2812这块板子上的SCI有问题,不知道你们遇到过吗? 1.我用的是SCI--FIFO;我接受9个char;发送不确定16char吧;我把接受总断打开了,如果接受9个就中断,发送总断关闭了。 ......
meng219902 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1652  516  680  506  609  30  50  25  9  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved