电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571CHC000739DG

产品描述OSC VCXO 110.0000MHZ CMOS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571CHC000739DG在线购买

供应商 器件名称 价格 最低购买 库存  
571CHC000739DG - - 点击查看 点击购买

571CHC000739DG概述

OSC VCXO 110.0000MHZ CMOS SMD

571CHC000739DG规格参数

参数名称属性值
Base ResonatorCrystal
类型VCXO
频率110MHz
功能启用/禁用(可编程)
输出CMOS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±185ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
POWERPCB绘制多层PCB必读
POWERPCB绘制多层PCB必读 ...
fighting PCB设计
LATTICE可编程电源管理POWER MANAGER II
LATTICE半导体公司发布了第二代Power Manager II产品系列的两款新增器件ispPAC-POWR1014和ispPAC-POWR1014A。Power Manager II系列是LATTICE获奖的ispPAC Power Manager可编程混合信号器件的功 ......
zbz0529 模拟与混合信号
TIVA C Launchpad周计划-第三周
tiva的lanchpad片上有otg,LMF120的板子只有device,所以只能暂且玩玩了。 ti给出了bluk的例子大家可以看看。我是用MDK+vs2005调试的。 134203 134204...
dzc2001 微控制器 MCU
晒WEBENCH设计的过程+Butterworth 滤波器
设计目标100Hz低通滤波器,阻带衰减-60dB 滤波器类型 163742 基本参数设置:100Hz截止频率,-60dB阻带衰减,阻带频率500Hz,双电源供电 163743 方案选择,这里选的是第二个 Butter ......
tianshuihu 模拟与混合信号
【是德征文】熟悉的陌生感
是的,我确实没见过安捷伦示波器;公司也没有这个牌子的示波器。好在我所在的工业区那里的三个公司,跟我所在的公司有所合作联系,所以趁着有业务往来,偷偷去瞄了几眼。 来上几张图。 ......
RCSN 测试/测量
winCE 开发环境如何配置
我有PDA设备是MC3000的,我用的是C#来做开发的,现在我遇到一个重大问题,数据同步不到PDA设备上,就是执行PULL时出错, 我估计是我的环境配置有问题,我的PC上已经装了sql server 2000 sp3的补丁, ......
FionaLiu 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1380  1813  2123  1465  2780  55  26  50  37  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved