电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571CEC000125DG

产品描述OSC VCXO 128.5000MHZ CMOS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571CEC000125DG在线购买

供应商 器件名称 价格 最低购买 库存  
571CEC000125DG - - 点击查看 点击购买

571CEC000125DG概述

OSC VCXO 128.5000MHZ CMOS SMD

571CEC000125DG规格参数

参数名称属性值
Base ResonatorCrystal
类型VCXO
频率128.5MHz
功能启用/禁用(可编程)
输出CMOS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)98mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
我也团购了TI芯片,不过这个快递也太悲剧了吧
本帖最后由 dontium 于 2015-1-23 13:16 编辑 这是我今天查的 以下信息由物流公司提供,如无跟踪信息或有疑问,请查询圆通速递官方网站或联系其公示电话 2011-12-05 22:27:14 北京 ......
z1y1m1 模拟与混合信号
晒货+10年前CSR 开发板,蓝牙市场开发萌芽的时候!
看图不介绍了。。。 444287 ...
samhuang8204 测评中心专版
如果TD失败了.最大的历史罪人是中移动还是中兴?
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 据相关设备厂商透露,此次初验实际上推迟了时间,主要是个别城市推迟了建网进程。中国移动TD建网虽然在8个城市实际上举行,但以北京、上海 ......
clj2004000 消费电子
LIN通信唤醒问题请教
LIN 2.1标准上说,每个从机节点必须在唤醒信号显性脉冲的结束处算起100ms以内准备接收来自主机的命令(帧头),但是实际情况是从机的MCU要先执行bootloader程序、然后再跳转到主程序,经过主程序 ......
喜鹊王子 汽车电子
Parallel Flash
哪位大佬知道目前有没有32位的并行flash芯片啊 ...
junber FPGA/CPLD
一个人的光棍节,你打算怎么过?
  时间过得真快,似乎昨天还在立誓“在2009年的光棍节摆脱单身!”,一下子又到了2010年的光棍节,一个人的日子,时间咋也过得这么快?   年龄又长了一岁,父母的期待、周遭同学的“脱光” ......
EEWORLD社区 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 969  1701  887  1794  809  25  15  57  19  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved