电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536EC000175DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

536EC000175DGR在线购买

供应商 器件名称 价格 最低购买 库存  
536EC000175DGR - - 点击查看 点击购买

536EC000175DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

536EC000175DGR规格参数

参数名称属性值
Base ResonatorCrystal
类型XO(标准)
频率167.3316MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.5V
频率稳定度±7ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
模式识别
想写个模式识别的驱动不知如何下手,请高人指点。(本人有s3c2410开发板)请高人指点迷津...
lxh1985 嵌入式系统
腕戴式天线的失谐效应和 定制天线测量系统的设计
The Detuning Effects of a Wrist-Worn Antenna and Design of a Custom Antenna Measurement System John Buckley1, Kevin G. McCarthy2, Brendan O’Flynn1, Cian O’Mathuna1 1 ......
btty038 无线连接
FPGA 的设计技巧 详情请点击图片
这是一个在设计过程中,常犯的错误列表,这些错误使得你的设计不可靠或者速度较慢。为了提高你的设计性能和提高速度的可靠性,你必须确定你的设计通过所有的这些检查。 本帖最后由 1ying 于 2 ......
babbage FPGA/CPLD
逻辑器件的使用指南
1:多余不用输入管脚的处理 在多数情况下,集成电路芯片的管脚不会全部被使用。例如74ABT16244系列器件最多可以使用16路I/O管脚,但实际上通常不会全部使用,这样就会存在悬空端子。所有数字 ......
fish001 模拟与混合信号
WinCE 在ARM上面的开发需要对ARM的指令很了解么?
大家好, 我现在要对AMR系统进行WinCE的开发,从WinCE的介绍上好像没有说到和ARM的指令有很多的联系。 这个是不是微软已经在WinCE下面处理好了ARM的指令了呢? 谢谢...
luxiaoyu_sdc 嵌入式系统
wince5.0数据库开发解决方案
wince下能支持哪些数据库? 我的处理器三星2440 wince5.0 我查了一些资料 我发现evc也是支持ado3.0的 不知道能不能直接连接DB2之类的数据库 wince支持ado.net,不知道是不是可以通过C#使 ......
傻傻天子 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1277  259  1264  2144  2816  39  52  27  9  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved