电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536EB312M500DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小600KB,共12页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

536EB312M500DGR在线购买

供应商 器件名称 价格 最低购买 库存  
536EB312M500DGR - - 点击查看 点击购买

536EB312M500DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

536EB312M500DGR规格参数

参数名称属性值
Base ResonatorCrystal
类型XO(标准)
频率312.5MHz
功能启用/禁用
输出LVPECL
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)121mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Ordering Information:
Enterprise servers
Networking
Telecommunications
See page 7.
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.3 6/18
Copyright © 2018 by Silicon Laboratories
Si535/536
如何进行站内搜索啊?
我在上面的搜索栏搜索去了google了....
老友记 单片机
超声波传感器问题
单片机输出40KHZ 信号。由于没有示波器 用万用表测的中周输出端的频率也是40KHZ。但用万用表测的电压为0.CX20106A测一直输出高电平。请问是升压中周没有升压吗? ...
qrnuyangfu 综合技术交流
冰天雪地,跪地裸求,在嵌入式linux上如何安装dmalloc 或mtrace,急用呀,求命!
冰天雪地,跪地裸求,在嵌入式linux上如何安装dmalloc 或mtrace,急用呀,求命! 我是一个新手,现在头要求用memory check tool来查看,内存是否有益处,但是在板子的vmlinux上没有这个库涵数 ......
mmy722 Linux开发
跪求 关于opencl环境搭建的问题
本人小白 在用友晶DE5-NET与PC搭建OPENCL环境的时候,在aocl diagnose这一步失败了,显示缺少wdapi1100.dll,在网上找的都用不了,我用两台电脑都试过了,分别是win7和win10,quartus的版本 ......
eric6662 FPGA/CPLD
【AD】求问AD导出geber方面问题
AD软件画的4层板,现在想要导出geber文件,想问下一般来说要发给厂家,需要哪些文件??? ...
ohahaha PCB设计
哪位大侠用3G模块开发过“视频通话”功能?
我现在用WCDMA模块UC864-E开发视频通话功能,通过查阅资料,除了无线模块以外,还需要H324M视频电话协议栈、视频编解码Video Codec和视频电话拨号控制SC CALL等模块。 同时参考TD模块6311模 ......
lifengstar 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 634  359  313  2385  2661  57  1  31  14  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved