电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591MC100M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591MC100M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
591MC100M000DG - - 点击查看 点击购买

591MC100M000DG概述

SINGLE FREQUENCY XO, OE PIN 1

591MC100M000DG规格参数

参数名称属性值
Base ResonatorCrystal
类型XO(标准)
频率100MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
难道真的这么巧???
我有块STM32的开发板 是DX32开发板,,,闲置一段时间没用 今天有项目 拿出来调试 死活连接不上JTAG ,,, 这个板在JTAG插口旁边预留有SWD的插口位置 但是没有焊接插件,所以我也没往SWD上想 ......
bigplume stm32/stm8
[Zephyr] 入门篇:开发板的选择
本帖最后由 tidyjiang8 于 2017-1-19 11:06 编辑 Zephyr 入门篇:开发板的选择 虽然我之前的想法是尽量以 QEMU 来介绍 Zephyr,这样能最大程度上规避各种硬件上的差异,但是看到很多小伙 ......
tidyjiang8 实时操作系统RTOS
初学者有关嵌入式的问题
刚刚接触嵌入式,觉得跨越很大,有从硬件设计开始做用汇编,c来编一个单片机 也有非常复杂的硬件需要移植操作系统用到arm c#的。作为一个初学者应该从那学起呢?我看像华清远见这样的培训一上来 ......
SUMIDAsz 嵌入式系统
关于学习总线型外部资源(如1302时钟芯片)的问题,请大神们帮帮我!!!
本人没有什么C语言的基础,凭着爱好自学的单片机,根据1302的时序图和自己的理解下了下面的程序,麻烦大神们帮我看看哪里有问题,我的问题出在哪里。学了快一周了,都还没有一点长进{:1_85:} ......
流氓小哥 51单片机
关于sobel算法
1. 这是一种离散的卷积算法。由于数字图像是以离散的像素形式体现图像,故数字图像处理的实质就是离散数字的处理。 2. 所谓卷积(convocation),是对所关心像素进行的离散处理,不仅根据卷积 ......
zxopenljx FPGA/CPLD
TPS55340使用的简单介绍
TPS55340是集成的5-A,40 V电源开关单片同步开关稳压器。它可以被配置在几个标准开关稳压器的拓扑结构,包括升压,SEPIC和隔离型反激式。该器件具有很宽的输入电压范围,以支持应用程序多的电池 ......
qwqwqw2088 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 693  2173  2179  982  1306  13  20  24  12  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved