电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591FC125M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591FC125M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
591FC125M000DG - - 点击查看 点击购买

591FC125M000DG概述

SINGLE FREQUENCY XO, OE PIN 1

591FC125M000DG规格参数

参数名称属性值
Base ResonatorCrystal
类型XO(标准)
频率125MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
迅为itop4412开发板全能版(标准版 2+16版本+9.7寸电容触摸屏
本帖最后由 gcxzhz 于 2018-5-1 13:17 编辑 迅为itop4412开发板全能版(标准版 2+16版本+9.7寸电容触摸屏 全能版本(标准版,标准加强版(比起豪华版只差一个3g模块)),2GB RAM 16GB EMMC ......
gcxzhz 淘e淘
MAXIM CCFL/LED 背光驱动IC应用专栏
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 MAXIM推出的DS391,DS3992,DS3994,DS3988,MAX8729,MAX8751提供从单灯到32灯的整体方案,有用到MAXIM 背光驱动IC的朋友都可以来探讨. ...
bilwayleo 消费电子
pc机跟wince同步问题
我用台式机跟研华6552的工控板 wince系统 通过双机互联线连接 台式机ip是192.168.0.12 工控机是192.168.0.192 从台式机上ping 工控机没有问题 但是ActiveSync一直连接不上 ActiveSync图标 ......
酒壶 嵌入式系统
关于文章《从GPS接收机灵敏度出发》计算更正说明
上次发表了《从GPS接收机灵敏度出发》文章后,经读者的提醒,并由作者本人再次演算,发现有一步骤单位算错引起对于GPS信号极限SNR计算错误(由此看出初中物理老师诚不欺我,计算时要带上物理单 ......
btty038 无线连接
开关电源典型设计实例精选
《开关电源典型设计实例精选》共分为八章,第一章简单介绍PFC的4种典型设计实例,第二章系统地介绍11例电视机与LCD TV电源的设计与实际电路,第三章介绍了12例适配器电源的具体电路,第四章则介 ......
arui1999 下载中心专版
新手对于GPIO口的疑问
我现在认为GPIO口其实就是MCU引出的一些并口,不知道我的看法对不对? 如果如我所说,那么什么样的并口才能够做GPIO口使用呢?要把一个GPIO拉高或拉低也只要将一些SFR的相应位置1或置0就OK了呢 ......
zgl7903 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2586  2295  2853  2651  2323  46  32  4  42  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved