电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591FC100M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591FC100M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
591FC100M000DG - - 点击查看 点击购买

591FC100M000DG概述

SINGLE FREQUENCY XO, OE PIN 1

591FC100M000DG规格参数

参数名称属性值
Base ResonatorCrystal
类型XO(标准)
频率100MHz
功能启用/禁用
输出LVDS
电压 - 电源2.5V
频率稳定度±20ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
请教 头文件中的问题
我在头文件中,经常看到下面这个语句 #ifdef __cplusplus 不知是什么意思,请大家帮忙...
mary00532 模拟与混合信号
点火线圈次级线圈的高压测量
如题 小弟最近正在弄一个项目 里面涉及到测量点火线圈次级线圈的输出 想用采集卡(0~10V)将这个电压采集给上位机 以波形的方式显示出来 现在弄不明白的就是 首先这个次级线圈怎么来接 ......
haizheng4 汽车电子
msp430捕获求助
#include unsigned int start,end; unsigned char overflow; void main (void) { WDTCTL = WDTPW+WDTHOLD; //关闭看门狗定时器 P1DIR = BIT0+BIT4; ......
禾子日 微控制器 MCU
【FPGA代码学习】实践一下FPGA时钟分频
以前小伙伴一起讨论过关于 关于 FPGA 时钟分频? 这些奇葩的分频,可能也只在IC内部用的到吧,由于好奇,我也来尝试一下。 一、 具有50% 占空比的奇数的整数分频 对时钟进行N分频,创建由 ......
574433742 FPGA/CPLD
我想学嵌入式.....
我会编程语言c++,asp,java 现在想学嵌入式.. 找了一些资料还是有点迷茫.. 望各位达人指点一下... 非常感谢......
eddy326 嵌入式系统
求指点关于uCOS不能长时间运行的问题
我是在飞思卡尔S12XE系列下进行移植到,移植后测试也通过了。第一天在里面加了1个写SD卡的任务(30秒)和1个Mobus的任务(从机),跑了一晚也都能正常运行; 第二天再加上了2个Can发送到任务, ......
cqxjian 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 919  990  1250  1528  1748  50  30  35  24  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved