电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591BA31M0025DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591BA31M0025DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591BA31M0025DGR - - 点击查看 点击购买

591BA31M0025DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591BA31M0025DGR规格参数

参数名称属性值
Base ResonatorCrystal
类型XO(标准)
频率31.0025MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
lm3s8962网页登录后无法打开标签
开发板和电脑都接在了交换机上,交换机一个端口连接了路由器,开发板可以自动分配到ip 192.168.0.79 输入admin进入界面后再点击标签就网页无法显示了,会是什么原因呢?...
xupz123 微控制器 MCU
中国手机电视本月河南试播 市场前景难确定
从本月起,河南省使用中国移动通信网络的手机用户就能用手机看电视了。用户只要点击手机上的“手机电视梦世界”,就可以实时收看和收听河南有线下属各频道的电视和广播节目。  据介绍,手机电 ......
JasonYoo 无线连接
重装系统后安装了个AD15.1.14版本的问题来了求大神
213101 想导入一个DWG文件,就变成这样了,求大神解决一下。这是啥意思呢? ...
flying510 PCB设计
史上最专业的电容选型资料
电容选形时需要考虑的因素很多,以下资料非常专业的探讨了电容选型时需要注意的问题。 32944 PDF内容简介: 电容选形时需要考虑的因素很多,以下两篇文章专门探讨了MLCC、铝电解这两种最 ......
zhuxl 分立器件
华为编程规范
不知道有木有传过,分享一下!. 华为编程规范 79986...
jishuaihu 编程基础
kicad 怎么批量将黄色字变成丝印层的字?
本帖最后由 xindela 于 2020-7-20 17:55 编辑 各位大神好,现在做一个LOGO,但是导进来不是在丝印层,可以单独每个进行修改,但是怎么批量将这些字转成丝印层呢? 490062 ...
xindela PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1442  1735  964  1299  1412  13  40  22  3  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved