电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AA100M000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 1
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

591AA100M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
591AA100M000DGR - - 点击查看 点击购买

591AA100M000DGR概述

SINGLE FREQUENCY XO, OE PIN 1

591AA100M000DGR规格参数

参数名称属性值
Base ResonatorCrystal
类型XO(标准)
频率100MHz
功能启用/禁用
输出LVPECL
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)125mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
分频器和预分频器
分频器是什么东西??他的功用是什么??他和预分频器有什么区别...
1157421908 模拟与混合信号
ESD对电子元器件的危害
静电是一种看不见的破坏力,会对电子元器件产生影响。ESD未必总造成元器件的完全失效;它会造成一般测试无法检测到的元器件潜在缺陷。这种“脆弱”的元器件在系统工作期间,在恶劣环境 ......
ESD技术咨询 综合技术交流
客户发来的关于时间值存储和下载需要做求和校验或者CRC校验
Is there a mechanism upon power-up of the device that detects whether time was stored and loaded correctly by the system from memory (i.e. checksum, redundant storage, etc) ......
zpqm333 51单片机
EPWM CMPA寄存器配置的问题
436175请问EPWMdatasheet里面的例程这句话是什么意思?CCS检查程序的时候,这句话报错啊! ...
lzx_18570633112 DSP 与 ARM 处理器
电源芯片
选择了一种型号的电源芯片,它的输出电压满足要求,输出电流最大为3A(但不想使用此芯片),想换另一种电源芯片,此芯片最大输出电流为2.5A,想在就是不知道输出电流是否满足电路要求,电路所需 ......
zhonghuadianzie PCB设计
专业术语解释
本帖最后由 paulhyde 于 2014-9-15 09:21 编辑 1、频率准确度:在规定条件下,晶振输出频率相对于标称频率的允许偏离值。常用其相对值表示。 2、频率稳定度:    2.1      ⑴ 在规定 ......
dtcxn 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1009  1775  1690  1277  1544  21  36  35  26  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved