电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590BA50M0000DGR

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590BA50M0000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
590BA50M0000DGR - - 点击查看 点击购买

590BA50M0000DGR概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590BA50M0000DGR规格参数

参数名称属性值
类型XO(标准)
频率50MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)100mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
串口MP3芯片,模块免费送样
150412 150411 1/可以挂U盘,需要引USB口出来,插USB到电脑上,可以读到TF卡盘符,进入拷贝删除等操作(当读卡器用)插USD到电脑上,可以从芯片播放电脑的声音,(当声卡用)2/可以插32G以下TF卡3/标准 ......
iushiyuan 淘e淘
有关于MSP430 单片机的几个问题
今天看了看MSP430FR5739的手册,里面谈到了低频振荡器XT1,高频振荡器XT2,数控振荡器DCO。不过没有做出解释,由于本人是学汽车的,对电子方面不了解,但是上网查了一下这几个名词,还是没有搞 ......
1157421908 微控制器 MCU
7S64 DEK开发板
各位高手,大家好,有谁用过7S64 DEK这个开发板吗?ARM芯片是AT91SAM7S64,现在在这个开发板弄了一个LCD1602,但是就是不显示,各位高手麻烦给提点建议,谢谢,我是个ARM新手。...
aa1bb2 ARM技术
嵌入式开发精品书籍推荐(五)---嵌入式软件设计之思想与方法
嵌入式开发精品书籍推荐(五)---嵌入式软件设计之思想与方法 随着电子技术的的飞速发展,对于电子工程师来说,如今的电子设计已经很少有只用硬件电路就能实现的项目了,尤其是现今到处 ......
tiankai001 下载中心专版
ADSL无线路由器PCB/SCH.
本帖最后由 paulhyde 于 2014-9-15 03:31 编辑 ADSL无线路由器PCB/SCH. ...
makey 电子竞赛
《FPGA三国志》(十)2008-11-13半导体公司-Xilinx Altera Actel Lattice股票行情
今天可以看到在金融风暴下的4家FPGA制造商的股票行情。 以市值计算 34787...
liumnqti FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1507  172  1644  510  2405  49  7  17  9  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved