电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

590CA100M000DG

产品描述SINGLE FREQUENCY XO, OE PIN 2 (O
产品类别无源元件   
文件大小416KB,共16页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

590CA100M000DG在线购买

供应商 器件名称 价格 最低购买 库存  
590CA100M000DG - - 点击查看 点击购买

590CA100M000DG概述

SINGLE FREQUENCY XO, OE PIN 2 (O

590CA100M000DG规格参数

参数名称属性值
类型XO(标准)
频率100MHz
功能启用/禁用
输出CMOS
电压 - 电源3.3V
频率稳定度±50ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)90mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
810 MH
Z
)
Features
Available with any-frequency output
frequencies from 10 to 810 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry Standard 5x7 and
3.2x5 mm packages
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 8.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 supports any
frequency from 10 to 810 MHz. Unlike a traditional XO, where a unique
crystal is required for each output frequency, the Si590/591 uses one fixed
crystal to provide a wide range of output frequencies. This IC based
approach allows the crystal resonator to provide exceptional frequency
stability and reliability. In addition, DSPLL clock synthesis provides superior
supply noise rejection, simplifying the task of generating low jitter clocks in
noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
Pin Assignments:
See page 7.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
NC
2
5
NC
V
DD
CLK– CLK+
GND
3
4
CLK
17 k
*
Any-rate
10–810 MHz
DSPLL
®
Clock
Synthesis
Si590 (CMOS)
OE
Fixed
Frequency
XO
OE
1
6
V
DD
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Si591 (LVDS/LVPECL/CML)
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si590/591
【2009年电子设计大赛题目分析专区】
【2009年电子设计大赛题目分析一】 ——by 小人物 https://bbs.eeworld.com.cn/thread-84895-1-1.html 【2009年电子设计大赛题目分析二】 ——by 莫恩 https://bbs.eeworld.com.cn/thread- ......
soso 电子竞赛
关于SCI调试
我做SCI调试的时候SciaRegs.SCITXBUF寄存器里的值一直在变化 但是PC端接收时,串口调试助手一直收到7F和SciaRegs.SCITXBUF这个寄存器里面的值不一样 该怎么破...
sky_baby025 DSP 与 ARM 处理器
发现你身边的美——国外旧硬盘艺术设计
http://www.wired.com/images_blogs/gadgetlab/2009/12/hddbike1.jpg Hard drives gone bad don’t always have to end up in the trash. Miguel Rivera, a systems administrator, took a p ......
crazyk 创意市集
MSP430最新相关学习资料
124738 124739 124740 124741 124742 124743 124744 124745 124746 124747 124748 好东西一起放送,一个一个开贴不厚道,:hug:...
gaoyang9992006 微控制器 MCU
ucosII在什么时候会发生任务调度?
请教大虾们,ucosII在什么时候会发生任务调度?...
sxy4517 实时操作系统RTOS
【是德科技感恩月征文】饮水思源,感谢是德陪伴我从学生到工程师的成长之路
本帖最后由 nemo1991 于 2018-4-7 23:38 编辑 饮水思源,感谢是德陪伴我从学生到工程师的成长之路 时光匆匆,每年樱花与海棠花开的最好的时候也就到了毕业季,去年毕业的情景依旧历历在目 ......
nemo1991 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1508  2417  1674  756  2007  50  2  6  43  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved