电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AMA000501DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AMA000501DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571AMA000501DGR - - 点击查看 点击购买

571AMA000501DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AMA000501DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
FPGA问题集锦
本帖最后由 paulhyde 于 2014-9-15 09:28 编辑 为学习FPGA的提供帮助 ...
凳子 电子竞赛
如何选择最合适的网线做POE供电使用?
市面的非标准网线材质主要有铜包钢、铜包铝、铜包铁等,这些网线的阻值大,都不适合用来POE供电。POE IEEE 802.3af标准要求PSE输出端口的输出功率为15.4W或者15.5W, 传输100米后的PD设备 ......
Jacktang 模拟与混合信号
验证和测试有什么区别呢?
想听听各位高人的意见! 回答一: Verification: Software: use EDA like HDL simulation and ATPG to verify HDL and gate function. Hardware: use different instrument to verify IC ......
天天向上 测试/测量
有源电力滤波器的主电路参数设计
有源电力滤波器一般设计成电压源型PWM逆变器,通过控制各桥臂的全控型开关器件(如IGBT),使滤波器的输出很好地跟踪检测的谐波电流,对电网实现滤波。其主电路结构如图1所示,有源滤波器的工作 ......
zbz0529 模拟电子
【Silicon Labs 开发套件评测】+EFM32PG22_EVB 按键控制例程
最近因公司项目需要做MCU替换方案。申请了美国SIlicon Labs厂商的EFM32PG22开发板来用用,计划考虑EFM32PG22这款32位MCU做方案替换。 先了解下EFM32PG22的功能特征: 565834 采用 ......
石榴姐 Silicon Labs测评专区
MEMS:封装是难点 期待标准工艺
据预测,2007年全球MEMS(微机电系统)市场的销售额将达到190亿美元,2009年市场规模将增至260亿美元。2006年,全球MEMS市场继续保持增长,各主要市场都已经接受MEMS技术和产品,其中应用于通信产 ......
songbo PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1342  2070  169  1759  1615  25  36  51  53  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved