电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AMA000166DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AMA000166DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571AMA000166DGR - - 点击查看 点击购买

571AMA000166DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AMA000166DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
ti 教室的视频
ti 教室的视频 很好,就是网速不太好,白天看不了,只能半夜看。强烈要求提供视频下载。...
1345553180 微控制器 MCU
麻烦香版进来看下
万利199的板子。疑惑1:为什么ADC寄存器复位之后,ADC校准之前,AD_DR里面冒出来0000003B?https://bbs.eeworld.com.cn/upfiles/img/200812/20081211161514557.jpg疑惑2:ADC多通道的问题 ......
rainfeng stm32/stm8
FPGA行业的发展
最近再关注FPGA方面的技术,以前主要是8位/32位的MCU应用,还有ARM. 对FPGA应用技术和市场还不了解。做这一行的各位大佬欢迎讲解下,比如行业应用在哪些方面等. ...
Fred_1977 聊聊、笑笑、闹闹
msp430单片机上电复位后,各个寄存器初始值是多少?有相关资料吗?
msp430单片机上电复位后,各个寄存器初始值是多少?有相关资料吗?手册上有这方面的资料吗?我查了相关手册一直找不到这些值的情况,请高手指点我下?哪里可以找到这些寄存器初值?谢谢,如果有 ......
dasheng_22 微控制器 MCU
ATMLH911这个芯片的作用是什么,我从网上查了半天没查到资料,实物见附图
ATMLH911这个芯片的作用是什么,我从网上查了半天没查到资料,实物见附图 ...
深圳小花 单片机
【低功耗】40nm与45nm工艺节点下的功耗分析
在40nm和45nm工艺节点,功耗已经成为FPGA选择的头号因素,本白皮书揭示了赛灵思如何设计最新推出的Spartan®-6 (45 nm)和Virtex®-6 (40 nm) FPGA系列,使其动态功耗比其上代 Spartan-3 ......
hangsky FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2145  1727  143  272  2846  11  46  40  5  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved