电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AMA000163DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AMA000163DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571AMA000163DGR - - 点击查看 点击购买

571AMA000163DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AMA000163DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
出师表《80后传》
夫80后者, 初从文, 未及义务教育之免费, 不见高等院校之分配, 适值扩招, 过五关, 斩六将, 硕博相继, 寒窗数载, 二十四乃成, 负债十万。 觅生计, 背井离乡, ......
emily 聊聊、笑笑、闹闹
求问:MSP430F5529 launchpad 可以用电池来供电吗?
如题。。。。。。 然后想问的就是 如果用电池给板子供电的话要怎么接线呢?是接5v还是3.3v呢? ...
Ben讨厌苦咖啡 微控制器 MCU
国产手机大佬们:乱世不远,历史快要重演了!
http://tech.huanqiu.com/comm/2013-06/4060114.html 国产手机大佬们:乱世不远,历史快要重演了!2013-06-25 09:05新浪科技1字号:TT http://himg2.huanqiu.com/attachment2010/2013/0625/ ......
wangfuchong 聊聊、笑笑、闹闹
u-boot移植到LPC2210上的串口打印问题解决
u-boot移植到LPC2210上的串口打印问题解决 SmartArm2200开发板的MCU是LPC2210,我在网上找了很久,只找到一篇《Getting started U-boot》,是NXP公司提供的,讲如何移植u-boot到LPC2294的。 ......
幸福的娃 单片机
FPGA实现TDC仿真
请问,用FPGA实现TDC(time-to-digital converter)时改如何用modelsim仿真,因为TDC原理是利用传输线的延迟来实现对时间的精准测量,只能用modelsim做时序仿真,但我尝试了一下,但达不到效果 ......
全部都是泡馍 FPGA/CPLD
低速率语音编解码专用芯片的设计(3)
4 语音编解码器的实时实现   本文所设计的专用芯片(见图3)采用ADSP-2100系列DSP芯片的内核作为其运算核心部分。根据可视电话系统的特点和要求,配置RAM和ROM以及两个串行口,一个可编程定时 ......
DSP 与 ARM 处理器

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1109  2491  2065  830  2005  23  51  42  17  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved