电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AJA001959DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571AJA001959DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571AJA001959DGR - - 点击查看 点击购买

571AJA001959DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AJA001959DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
振荡器类型LVPECL

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
负反馈对放大电路性能的改善
电路 负反馈对放大电路性能的改善 一、提高增益的稳定性  稳定性是放大电路的重要指标之一。在输入一定的情况下,放大电路由于各种因素的变化,输出电压或电流会随 ......
fighting 模拟电子
无线系统可靠性差(4)——我们担心什么?
谬误之三:无线系统可靠性差 您的工艺流程太重要了,以至于不能承受丢失数据的风险。这就是为什么网络可靠性――实际抵达目的地的信号比例――如此重要的原因。您希望这个百分比越高越好 ......
小瑞 无线连接
那位高手熟悉7188的软件开发请进
此贴为技术贴,非散分贴,非技术交流不予给分 -------------------------------------------------------- 我刚接触自动化开发,不知道7188软件该如何下手开发,那位高手能详细的指点下,7188 ......
捷芬哥 嵌入式系统
ccs3.3初次安装,高手帮忙补充下吧!
flyfly1314最近刚装完ccs3.3,在我督促下,分享了安装过程,详见: https://home.eeworld.com.cn/my/space.php?uid=212054&do=blog&id=30025 可其中还有些记忆不清的地方,请看到的高手不吝赐 ......
小志 DSP 与 ARM 处理器
第7章 PCB的高级编辑技巧
第7章 PCB的高级编辑技巧...
天天向上 PCB设计
AD采样注意的事项
AD采样注意的事项主要针对高精度测量类的AD. ...
fighting 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2063  758  273  2038  2342  10  49  46  34  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved