电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AEA000197DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AEA000197DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571AEA000197DGR - - 点击查看 点击购买

571AEA000197DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AEA000197DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
E220-400TBL-01 lora模块无线测试板 + 02Lora学习
本帖最后由 chrisrh 于 2022-10-18 16:48 编辑 接上短路帽为0,去掉短路帽为1,通过短路帽,改变工作模式(极若上拉,不可悬空,如不使用可接地) 一共有四种工作模式,模块拿到时默认为 ......
chrisrh 无线连接
移动电视接收器前端低成本方案
本帖最后由 jameswangsynnex 于 2015-3-3 20:01 编辑 移动电视接收前端必须具有在远离发射器条件下工作所需的灵敏度,而且在有强信号时还能容忍过载。可被整集成到车载娱乐(ICE)系统,以及手机 ......
探路者 消费电子
【第四周颁奖】分享、评论《Vishay光电子博文》尽享精彩好礼!
活动内详情:分享、评论《Vishay光电子博文》尽享精彩好礼! 此活动截止到7月25日就结束了,还有两天参与的时间哟,最后一期的奖品在向你们招手!!! 我们公布第四周的获奖者名单哈, ......
EEWORLD社区 综合技术交流
完全新人求助
// 定时器寄存器地址定义 #define NVIC_STCSR(*(volatile unsigned long *)(0xE000E010)) //STK_CSR,0xE000E010 -- 控制寄存器#define NVIC_STRVR(*(volatile unsigned long *)(0xE000E014)) #d ......
你好199108 stm32/stm8
招驱动开发方面的兼职人员
本公司现在招驱动开发方面书籍的作者 待遇丰厚 有兴趣的可以和我联系 进行详谈 QQ878298915 请注明 驱动开发 Email pyq_1985@163.com...
langzileo 嵌入式系统
小感悟
终于知道怎样读取一个端口的值了,差别与51单片机差别好大,实践出真知。。。:loveliness:...
ganggev5 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1889  1305  1060  517  914  28  27  1  45  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved