电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571AEA000121DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571AEA000121DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571AEA000121DGR - - 点击查看 点击购买

571AEA000121DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571AEA000121DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
学习ARM--关于利用KEIL调试S3C2440的相关配置
93253 不贴内容了,太累,直接上附件 。...
晓旺andy ARM技术
MDK软件开发从入门到精通资源汇总
本帖最后由 tiankai001 于 2016-1-3 21:07 编辑 MDK软件开发从入门到精通资源汇总先来简单了解一下MDKMDK的一般性介绍https://download.eeworld.com.cn/detail/flywind7/557948 MDK KEIL 5 ......
tiankai001 下载中心专版
下载器的问题
本人自己DIY的板子LM3S9L97的板子,用的调试方法是keil4+Jlink V8,不知道这一系列板子能不能用那种并口的JTag下载对板子下载程序或者在线调试。希望哪位用过的 或者知道情况的指点一下。...
轻轨002 微控制器 MCU
求8月2日 苏州技术交流会申请链接
求求8月2日 苏州技术交流会申请链接:) ...
156287665 TI技术论坛
C6000系列DSP的GPIO模块
在做DSP与FPGA之间的视频传输工作,使用的通信方式是EDMA,为了系统的介绍通过EDMA方式在DSP与FPGA之间实现数据传输。 首先介绍一下DSP-C6455中的GPIO与中断系统。以后再介绍DSP强大的EDMA模 ......
fish001 DSP 与 ARM 处理器
那些年我们用过的仪器,RIGOL 测试仪器海量照片,速来围观!
RIGOL“那些年我们用过的仪器,有奖晒照片”活动虽然结束了,可留下的超多美图已经成为了论坛的一道亮丽风景,欢迎广大RIGOL粉们前来围观、驻足、讨论:pleased: 活动详情:https://www.eeworld ......
EEWORLD社区 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1826  2027  1626  568  773  37  41  33  12  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved