电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571QEA001679DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571QEA001679DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571QEA001679DGR - - 点击查看 点击购买

571QEA001679DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571QEA001679DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出CML
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)117mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
一些接插件知识之USB/串口
USB B型母头 237319 USB有很多种接头盒插座,这只是其中一种 237320 DB9 串口母口插座 237321 我们经常会在开发板上用到这样的DB9串口母头插座。它的尺寸如下: 237322 要认真看清 ......
ohahaha PCB设计
wince5.0 nand分区问题
现在我用BP_OpenPartition 将我的nand分成两个分区。 完了在ce上两个分区的盘符都正常 我USB 设为Mass_Storage_Class,完了接上USB在电脑上只能弹出第一个分区。后面另一个怎么也不出来 ......
liukaiyue 嵌入式系统
自己用PB生成的
http://www.flickr.com/photos/29904833@N04/...
js9413 嵌入式系统
UPS电源安装注意事项
 1)配电要求:对于机器的输入﹑输出配线,用户电工应事先接好且拉到装机现场机器放置点预留一定长度(一般预留1-1.5m长),以便机器到场后顺利安装。对于需要厂方派员安装的,用户应准备一切 ......
木犯001号 电源技术
ubuntu环境下安装libllcp实现pn532与手机点对点通信
在成功安装libnfc的基础上,继续安装libllcp-1.7.0版本 $ sudo /home/like/libllcp/examples/npp-client 我修改了npp-client.c 中的NDEF记录内容,运行以上命令后把手机放到PN532模块上,拿 ......
那是我的最爱 无线连接
高品质开关电源设计的三个要点
这里的“开关电源”指常规的各类低压集成式单片开关电源,在嵌入式系统及便携产品中有广泛的应用。 开关电源要降低纹波主要要在以下三个方面下功夫: 1、储能电感的正确选择。储能电感 ......
chunyang 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1803  1995  1970  2538  375  5  50  47  35  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved