电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571NMA000409DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571NMA000409DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571NMA000409DGR - - 点击查看 点击购买

571NMA000409DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571NMA000409DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
FPGA软件设计流程
求助:FPGA软件设计流程及每一步的解释...
Nerissa FPGA/CPLD
这个开发板有点儿酷,不知道感兴趣的人多不?
编辑部的同事推荐的,他觉得这个开发板特别强大,看到后觉得也挺有意思,不知道大家感兴趣不?是不是也有人同样关注呢? 一款基于Linux系统的个人电脑——Raspberry Pi Raspberry Pi,是 ......
soso ARM技术
单片机C程序设计及应用实例.part2
单片机C程序设计及应用实例.part2...
20023974 DIY/开源硬件专区
放大电路输入为交流输出为交流加直流
今天我用一个op搭建了交流放大电路放大倍数为2的常见的方式,采用的是ada4807,输入为正弦波但输出为正弦波加某数值的直流分量,请问各位前辈这个是怎么回事呢?求解释 谢谢 ...
wwwlizhencom 模拟与混合信号
参与HELPER2416开发板助学计划-HELPER2416-RAWOS音频驱动
本帖最后由 xuhany 于 2014-7-10 17:53 编辑 HELPER2416-RAWOS音频驱动 一、理论知识 1.声音的基本概念,声音是通过一定介质传播的连续的波,它的属性有如下: a.声音的强弱叫音调,也 ......
xuhany 嵌入式系统
AD835的输入电压
用了一段时间的835,制了两个板子,电路结构都相同,原理图没有区别,也没有错误。但是只有第一版能工作。第二版输入频率1k时,输入峰峰值为2V时,理论输出峰峰值应该为1V,但是输出峰峰值在3.6 ......
xpfshawn ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 562  1836  2703  1569  2894  50  10  13  7  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved