电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571MMA000122DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571MMA000122DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571MMA000122DGR - - 点击查看 点击购买

571MMA000122DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571MMA000122DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVPECL
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)130mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
STM32F103 ad规则组转换问题
大家好,我用PB1作为AD输入通道,用规则组方式,程序如下,运行时,发现程序总是等待AD转换结束标志(这说明AD转换总是不结束),难道ADC_SoftwareStartConvCmd(ADC1, ENABLE);不能启动AD开始转 ......
mytostudy stm32/stm8
定时中断嵌套
A和B通讯,A每隔1小时向B发送命令,B给A返回数据,发出命令后5分钟A检查一下数据。 我想用TA1CCR0和TA1CCR1来写这个程序,初始化时 TA1CCR0=CCIE; TA1CCTL0=65535; TA1CTL = TASSEL_1 +MC_1 ......
zzbaizhi 微控制器 MCU
evc如何将指针和字符串进行转换?谢谢啦
问题是这样的 TCITEM tci; tci.mask=TCIF_TEXT; tci.pszText = "当天"; m_Tab.InsertItem(0,&tci); tci.pszText="最近"; m_Tab.InsertItem(1,&tci); tci.pszText="未来"; ......
zhaogang 嵌入式系统
问下关于在CE下的工程 BITMAP的问题
Graphics::TBitmap *SrcBitmap=new Graphics::TBitmap; TBitmap->Width=Image->Width; TBitmap->Height=Image->Height; TBitmap->Canvas->Brush->Style=bsClear;// ......
juxiezuo 嵌入式系统
ATA协议中Security Erase Unit命令的使用?
我现在在做硬盘数据销毁方面的工作,用的是SST55LD019(020)的硬盘控制器,在执行ATA协议中Security Erase Unit命令0XF4时Status返回的值一直为0X51。我在写这部分程序时研究了ATA协议,按 ......
llgg9527 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 962  365  1976  2247  751  7  31  26  48  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved