电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BMA000118DGR

产品描述VCXO; DIFF/SE; I2C PROG; 10-1417
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571BMA000118DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571BMA000118DGR - - 点击查看 点击购买

571BMA000118DGR概述

VCXO; DIFF/SE; I2C PROG; 10-1417

571BMA000118DGR规格参数

参数名称属性值
类型VCXO
功能Enable/Disable (Reprogrammable)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±20ppm
绝对牵引范围(APR)±12ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
深入光继电器TLP3547F
本帖最后由 anger0925 于 2018-9-12 18:02 编辑 有幸申请到东芝的光继电器评估板来体验,那么我就先来了解它。型号是:TLP3547F。当我第一眼看到他的时候,你确定他不是光偶吗? 3753273753 ......
anger0925 东芝光电继电器TLP3547评测
【国民技术N32G457评测】五、软开关电源准备
我的历史相关贴子: 【国民技术N32G457评测】一、资料准备 【国民技术N32G457评测】二、开箱+点灯 【国民技术N32G457评测】三、ADC及串口功能测试 【国民技术N32G457评测】四、PWM ......
fxyc87 国产芯片交流
LAN9118移植问题
移植LAN9118问题: 1)当KITL Enabled选项选中时build出来的image,板子启动后能够ping通,但停在PB与板子attach的时刻,Log如下: Download successful! Jumping to image at 0x0 (phys)适=镺ALLo ......
redfox29 嵌入式系统
每日一蛋
0...
3134162 嵌入式系统
Helper2416-39——Linux_Programing——System V IPC –信号量
本帖最后由 yuanlai2010 于 2014-9-1 22:42 编辑 System V IPC –信号量参与Helper2416开发板助学计划心得 接下来的三张帖子是关于一组进程间通信的机制,他们最初由AT&T System V2.0版本的 ......
yuanlai2010 嵌入式系统
在模拟器上能运行,一下载到PDA上运行就出错,大家看看这是为什么
一个程序平时调试时候都放在模拟器上运行都是正常的,今天当下载到PDA上的时候,一运行就出现了"致命的应用程序错误"提示对话框,Debug进去看,程序一开始就出错,DEBUG错误提示:"First-chance excep ......
pengyouafei 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 33  1110  847  1441  929  1  23  18  30  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved